低电压差分信号(
LVDS)在对信号完整性、低抖动及共模特性要求较高的系统中得到了广泛的应用。本文针对LVDS与其他几种接口标准之间的连接,对几种典型的LVDS接口电路进行了讨论。
如今对高速数据传输的需求正推动着接口技术向高速、串行、差分、低功耗以及点对点接口的方向发展,而低电压差分信号(LVDS)具备所有这些特性。Pericom半导体公司可提供多种LVDS驱动器、接收器以及时钟分配缓冲器芯片。
本文将讨论LVDS与正射极耦合逻辑(LVPECL中继器/转换器">PECL)、低电压正射极耦合逻辑(LVPECL)、电路模式逻辑(CML)、RS-422以及单端器件之间采用电阻网络的接口电路设计。
因为各厂商所提供的驱动器与接收器的结构不一样,所以本文提供的电路仅供设计时参考。设计者需要对电路进行验证,并调节电路中的电阻和电容值以获得最佳性能。
图1:PECL/LVPECL到LVDS的接口电路。 |
图2:调整电路,R1=(VR1+R1a),R2=(VR2+R2a),R3=(VR3+R3a)。 |
电阻分压器的计算
表1列出了本文所采用的不同接口标准的工作电压。为使PECL和LVPECL接口标准能与Pericom公司的LVDS器件进行连接,采用电阻分压器在不同电压之间切换。