信号完整性之串扰仿真(二)

一、串扰仿真(二)
上一文章是本人简单总结了Ansys SIwave 的串扰仿真操作流程,今天给大家分享一下Cadence Sigrity 的SPEED2000串扰仿真操作流程,话不多说,上图:

1.打开组件SPEED2000,如下图:

 2.设置仿真的model,如下图:

 3.用组件SPDLink将brd文件转化为spd文件,如下图:

 4.导入brd文件,如下图:

 5.进行叠层设计(每层的厚度、材料、Dk\Df、铜的粗糙度、微带线的形状等,也可以自己新增材

料),如下图:

 6.选择仿真网络,如下图:

 7.设置网络分组,如下图:

 

 

 

  8.设置仿真参数,如下图:

9.保存文件之后,进行仿真和仿真结果查看,如下图:

 以上是SPEED2000中的串扰仿真操作流程
 

  • 2
    点赞
  • 6
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值