数字电子技术基础——触发器

//大二学生自溜用,请勿参考

同步RS触发器

    CLK=1时,工作情况与基本RS触发器相同。

    CLK=0时,R’=S’=1,触发器保持原来状态不变。

    触发器的输出状态与时钟信号CLK变化有关。

同步D触发器(D锁存器)

    CLK=0时,R’=S’=1,触发器保持原来状态不变。

    CLK=1时,工作情况与基本RS触发器相同。

    S=D,R=D’,触发器输出状态与D状态相同。

     在数字电路中,凡在CLK时钟脉冲控制下,根据输入信号D情况的不同,具有置0、置1功能的电路,都称为D触发器

带异步置位、复位端的电平触发RS触发器

    只要在S’D或R’D加入低电平(SD或者RD加入高电平),即可立即将触发器置1或置0,而不受时钟信号和输入信号的控制。

    S’D:异步置位端

    R’D:异步复位端

电平触发方式的动作特点

    只有当CLK变为有效电平时,触发器才能接受输入信号,并按照输入信号将触发器的输出置成相应的状态;

    在CLK=1的全部时间里,S和R状态的变化都可能引起输出状态的改变,在CLK回到0以后,触发器保存的是CLK回到0以前瞬间的状态



 

主从SR触发器

    CLK=1时:主触发器的状态根据S和R的状态改变,从触发器保持原状态不变;

    CLK=0时:主触发器保持原状态不变,从触发器的状态根据主触发器的状态改变;

    所以每个CLK周期,输出状态只可能改变一次。

    电路特点:主从RS触发器采用主从控制结构,从根本上解决了输入信号直接控制的问题,具有CLK=1期间接收输入信号,CLK下降沿到来时触发翻转的特点。但其仍然存在着约束问题,即在CLK=1期间,输入信号R和S不能同时为1。

主从JK触发器

    电路特点:①主从JK触发器采用主从控制结构,从根本上解决了输入信号直接控制的问 题,具有CLK=1期间接收输入信号,CLK下降沿到来时触发翻转的特点。

    ②输入信号J、K之间没有约束,当J=K=1,电平发生翻转。

    ③存在一次变化问题。

脉冲触发方式的动作特点

    CLK=1时,“主”接收信号,“从”保持;

    CLK=0时,“从”按照“主”的状态翻转

    所以,Q和Q’端状态的改变发生在CLK的下降沿,输出状态只能改变一次。


 

边沿触发的触发器

    动作特点:触发器次态的变化发生在CLK的上升沿(或下降沿)

     触发器次态仅取决于上升沿(或下降沿)到达时输入的状态,与当前SR的高低电平有关,而与此前、此后的状态无关。

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 1
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值