RS锁存器和RS触发器(个人理解)

一、RS锁存器

RS锁存器,电平触发,随输入随时变化,可由 或非门组成 或 与非门组成。
这是数电教材上的或非门组成的RS锁存器
请添加图片描述
如图可见
输出是随输入随时变化的,和时钟无关
真值表

RSQ
00Q
11X
011
100

可以看到
(一)当R端可S端都为0时,它是保持上次输出不变的,这也是它的锁存特性(?)
(二)当R端和S端都为1时,就会让电路进入一个危险的状态,推导可知,此时输出 Q 和 Q非 均为0,但由于实际电路的延迟,S端和R端不可能同时变为0,就会出现不确定值,故R端和S端都为1时称为非法状态,设计电路时应避免这个状态
(三)当R端为0,S端为1,由电路图可知,Q始终为1,故称S端为置位端(置1端)
(四)当R端为1,S端为0,由电路图可知,Q始终为0,故称R端为复位端(置0端)
当然,从置位端和复位端的称谓来看,也不能让两者同时有效(同时为1),这也没有实际上的意义。

二、RS触发器

RS触发器,这里我讲的是电平触发的RS触发器(与非门)
这是书上的图请添加图片描述
真值表

CLKRSQ
0XXQ
100Q
1011
1100
111X

由图表可知
(一)RS触发器高电平触发,当CLK为0时,输出不变
(二)当CLK为1,输入都为0时,输出不变,这是触发器的特性(?)
(三)当CLK为1,R端为0,S端为1时,Q端为1,S端为置位端
(四)当CLK为1,R端为1,S端为0时,Q端为0,Q端为复位端
(五)当CLK为1,输入都为1时,输出不稳定

三、两者总结和区分

实际上个人对两者实际上到底是怎么样的,也不是太清楚,不敢说绝对了
共性:
(一)都有存储数据的功能
(二)都由与非门 或 或非门 组成
(三)真值表除CLK外,实际上是一样的(可能是巧合,上述的RS锁存器由或非门组成,RS触发器由与非门组成)
(四)都是时序逻辑
差异:
(一)RS触发器电平敏感(加了一个CLK信号),RS锁存器随输入变化随时变化(根据真值表)
这是个人在收集RS触发器和RS锁存器相关资料时遇到的,因为看了很多博客发现不太对劲,参照了教材上的内容做出的一点总结。

有不对的地方请大佬指出来,万分感谢

  • 12
    点赞
  • 69
    收藏
    觉得还不错? 一键收藏
  • 5
    评论
### 回答1: 锁存器触发器是数字电路中常用的元件,用于存储和控制信号的传输。在Logisim中,可以通过组合逻辑电路和时序逻辑电路来设计锁存器触发器锁存器可以通过D触发器和时钟信号来实现。当时钟信号为高电平时,D触发器会将输入信号存储在内部,当时钟信号为低电平时,D触发器会保持原来的状态。通过将多个D触发器串联,可以实现更复杂的锁存器电路。 触发器可以通过JK触发器RS触发器或D触发器来实现。这些触发器都有一个时钟信号和一个或多个输入信号,当时钟信号为高电平时,触发器会根据输入信号的状态改变输出信号的状态。通过将多个触发器组合,可以实现更复杂的逻辑电路。 在Logisim中,可以使用内置的元件库来设计锁存器触发器电路。也可以自定义元件来实现更复杂的功能。设计电路时,需要注意时序逻辑电路的时序关系和时钟信号的稳定性,以确保电路的正确性和可靠性。 ### 回答2: 锁存器触发器是数字电路中非常重要的元件,它们可以用来存储和控制数据。本文将介绍在Logisim中如何设计锁存器触发器。 首先,让我们了解一下锁存器触发器的概念。 锁存器是一种可以将输入数据存储下来的电路,能够在其输入的时钟脉冲作用下保存数据。在下一个脉冲到来之前,锁存器会一直保持输入的状态。锁存器常用于计数器和寄存器等电路。 触发器是一种类型的锁存器,它只有一位输入和一位输出。触发器也可以用来存储数据,有时也被称为单稳态多触发器。其通过输入时钟脉冲使得输出状态改变,输出状态上升或下降;当输入脉冲结束时,它将保留输出状态,直到下一个脉冲到来才会改变状态。触发器有很多种类型,如D触发器(数据输入触发器)、JK触发器和T触发器等。 在Logisim中,我们可以很容易地设计锁存器触发器。首先,我们需要在模块列表中找到“记忆元件”选项。在“记忆元件”下拉菜单中,我们可以选择锁存器触发器。 使用Logisim设计锁存器时,我们需要添加以下元件:时钟、输入和输出端口、以及一个锁存器。我们可以使用“输入”元件添加输入端口,并使用“输出”元件添加输出端口。将时钟和输入连接到锁存器的时钟和数据输入线上,将锁存器的输出连接到输出线上,建立电路连接关系。我们还可以在锁存器的属性中设置初始值和存储方式。 设计触发器遵循与锁存器相同的基本步骤。我们需要选择正确的触发器类型,然后将时钟、输入和输出端口添加到电路图中。最后,我们将输出端口连接到触发器的输出线上,建立电路连接关系。 通过使用Logisim,我们可以轻松地设计锁存器触发器。我们可以根据电路的需要,选择适合的锁存器触发器类型,然后将它们添加到电路图中以实现所需的功能。 ### 回答3: 锁存器触发器设计是数字电路设计中非常常见的设计,它们都在电路中起到了存储数据的作用。这里以Logisim软件为例,简单介绍锁存器触发器设计的实现方法。 首先,我们先讲一下锁存器的设计。锁存器通常是用来暂时存储一些数据或状态,它可以用来存储寄存器、计数器等。Logisim中的锁存器一般由两个D触发器构成,D触发器带有时钟信号,作用是存储输入数据,并在时钟下降沿时输出数据。 对于一个双D触发器锁存器的实现方法,可以使用Logisim的内置元件D触发器和三路选择器来实现。首先,我们将两个D触发器连接在一起,并把其中一个D触发器的输出引入到另一个D触发器的输入,就构成了一个双D触发器锁存器。接着,我们再使用三路选择器来控制数据的输入和输出,将一路连接到输入数据,一路连接到上一个锁存器的输出,还有一路连接到一个常数输入,通过选择器的输入选择开关来决定数据存储或读取。 而对于触发器的设计,则可以使用Logisim的内置元件JK触发器,在此不做过多赘述。当然,除了JK触发器以外,还有很多其他的触发器可以使用,例如SR触发器,D触发器等。 熟练掌握锁存器触发器设计是数字电路设计的基础,它们可以用来实现存储、计数、寄存、跳转等各种功能。无论是在课程学习还是实际应用中,都有着重要的意义。
评论 5
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值