lin 学习笔记之SCI

MCU:S12VR48

 这款MCU的SCI 模块对lin协议提供一些基本的支持。内置的break detect circuitry让break field的检测变得简单。

问题:当slave 端的SCI的波特率设置得跟master端的不一样的时候(例如slave端实现跟master再同步之前),这时候SCI还能侦测到Break filed吗?

依理解是不能的,因为同步间隔段是由至少13位的显性电平以及至少1位的隐性电平的同步间隔符,两端的clock不一致,那么salve端这个侦测电路是以什么为依据来判断同步间隔段呢。但是看框图break detect logic是不受clock影响的,这个就奇怪了,不受clock影响,那这个电平持续的位数是以什么为基准的呢?

 

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值