插值滤波原理和实现

一,定时同步

全数字接收机是采用独立振荡于固定频率的高稳定度时钟,对接收机收到的信号进行采样和解调处理、载波相位误差和符号同步定时误差的消除以及信号的判决等工作全部由采样后的数字信号处理器来完成。这种方式不需要将载波误差信号反馈到混频器进行调整,简化了接收机的前端设计,并可以在不采用复杂的补偿技术情况下,通过算法精确消除各种失真,使接收机性能达到最优。
数字通信对位同步的要求主要有两点:一是使收信端的位同步脉冲频率和发送端的码元速率相同;二是使收信端在最佳接收时刻对接收码元进行抽样判决。全数字接收机的特点是采用本地独立时钟对接收机信号采样,与传统数据通信接收机有较大的差别。传统接收机采用模拟域同步(一般采用锁相技术),如图 1-a,或者在数字域来控制模拟域实现同步,如图 1-b。而全数字接收机的同步方案完全是在数字域进行,模拟域与数字域完全分离,如图 1-c。

 全数字接收机实现的重点是全数字解调器的设计,关键在于位定时偏差和载波相位误差的消除,以及全数字接收机的插值滤波问题,这些在传统的接收机是不存在的。传统的接收机利用符号同步的锁相环,根据符号时钟误差信号以前向或后向的方式控制压控振荡器相位的调整,直至锁相环稳定最后锁定在最佳采样点,直接得到最佳采样点的值。但在全数字接收机中,由于 A/D 采样的时钟是固定的,接收机的采样速率是发送的符号速率是相互独立的,最佳采样点的值不能通过直接采样得到。当抽样时钟与数据码元不同步时,需要在非同步的采样数据之间进行插值,来获得同步的信号样值。在全数字接收机中,

  • 2
    点赞
  • 29
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

寒听雪落

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值