allegro 走线切换层_高速信号走线的九大规则

本文详细介绍了高速PCB设计中的九大关键规则,包括高速信号的屏蔽、闭环与开环避免、特性阻抗连续、布线方向、拓扑结构、谐振避免、回流路径、退耦电容摆放等,旨在减少EMI辐射,提升信号质量。
摘要由CSDN通过智能技术生成

规则一:高速信号走线屏蔽规则

4460950d28d056fafb15b8b66fd73524.png
www.rubbishsort.com


如上图所示:
在高速的PCB设计中,时钟等关键的高速信号线,走需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都是会造成EMI的泄漏。
建议屏蔽线,每1000mil,打孔接地。
规则二:高速信号的走线闭环规则
由于PCB板的密度越来越高,很多PCB LAYOUT工程师在走线的过程中,很容易出现这种失误,如下图所示:

5bfde42e88faefa83d8f901f349ee40e.png
www.rubbishsort.com


时钟信号等高速信号网络,在多层的PCB走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加EMI的辐射强度。

PCB、FOC、抗干扰算法​item.taobao.com


规则三:高速信号的走线开环规则
规则二提到高速信号的闭环会造成EMI辐射,同样的

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值