FPGA一种边沿检测的方法

//代码引用正点原子
assign  start_flag = uart_rxd_d1 & (~uart_rxd_d0);   
always @(posedge sys_clk or negedge sys_rst_n) begin 
    if (!sys_rst_n) begin 
        uart_rxd_d0 <= 1'b0;
        uart_rxd_d1 <= 1'b0;          
    end
    else begin
        uart_rxd_d0  <= uart_rxd;                   
        uart_rxd_d1  <= uart_rxd_d0;
    end   
end

检测 uart_rxd下降沿的一种方法,但是条件是 uart_rxd的低电平要持续到下一个CLK的上升沿才行。之后start_flag会在 uart_rxd下降沿到来后的下一个上升沿(也就是离 uart_rxd最近的时钟上升沿)变成高电平,并且持续一个时钟周期(本来start_flag是低电平),之后变成低电平。

这种方法特别适合在串口通讯中使用,因为一般而言,串口通信速率远远小于FPGA的系统时钟速度(50MHz)。

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值