基于多通道PCIe-DMA的JESD204B AD/DA、CameraLink/SDI采集显示、SRIO/光纤采集回放

可交付资料:

详细的用户手册
Design File:Post-synthesis EDIF netlist or RTL Source
Timing and layout constraints,Test or Design Example Project
技术支持:邮件,电话,现场,培训服务
联系方式:
Email:neteasy163z@163.com

1 介绍
基于PCI Express Integrated Block,Multi-Channel PCIe QDMA Subsystem实现了基于DMA地址队列的高性能Continous或Scather Gather DMA,提供FIFO/AXI4-Stream用户接口。
1.1 特性
 支持Ultrascale+,Ultrascale,7 Series的PCI Express Integrated Block
 支持64,128,256,512-bit数据路径
 64-bit源地址,目的地址,和描述符地址
 多达16个host-to-card(H2C/Read)数据通道或H2C DMA
 多达16个card-to-host(C2H/Write)数据通道或C2H DMA
 FIFO/ AXI4-Stream用户接口(每个通道都有自己的FIFO/AXI4-Stream接口)
 每个DMA引擎支持DMA地址队列,队列深度可达32
 AXI4-Lite Master接口允许PCIe通信绕过DMA引擎
 Scather Gather描述符列表支持无限列表大小
 每个描述符的最大传输长度为4GB
 MSI中断
 连续描述符的块获取
 中断或查询模式
————————————————
版权声明:本文为CSDN博主「FPGA IP」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。
原文链接:https://blog.csdn.net/weixin_42144870/article/details/121132204

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值