定位高速DAC近端杂散问题流程

定位高速DAC近端杂散问题流程

1. 如何确定杂散来源

直接数据频率合成器(DDS)因能产生频率捷变且残留相位噪声性能卓越而著称。另外,多数用户都很清楚DDS输出频谱中存在的杂散噪声,比如相位截断杂散以及与相位-幅度转换过程相关的杂散等。此类杂散是实际DDS设计中的有限相位和幅度分辨率造成的结果。
其他杂散源与集成DAC相关——DAC的采样输出产生基波和相关谐波的镜像频率。另外,因DAC非理想的开关属性可能导致低阶谐波的功率水平升高。最后一种杂散源是在系统时钟频率的基波与任何内部分谐波时钟(例如,ADI直接数字频率合成器提供的SYNC_CLK)之间产生的混频产物。
上述杂散噪声的全部已知来源都可根据相对于DDS/DAC输出处基波信号的频率偏移进行预测。如果通过改变DDS频率调谐字使杂散与DDS/DAC相关,则并不难确定杂散源。这是因为改变调谐字时,上述所有杂散噪声的频率偏移均随基波变化。
如果无论频率调谐字如何变化,杂散相对基波的频率偏移均保持不变,则DDS/DAC不是杂散源。相反,如果杂散相对基波的频率偏移随DDS调谐改变而变化,则DDS/DAC很可能是杂散源。通过确保频率调谐字变化包括频率调谐字的截断部分和未截断部分,可为发现杂散源带来方便。截断部分一般为调谐字的14位至19位(MSB)。当DDS频率调谐字发生变化时,相对基波(载波)的频率偏移不发生改变的杂散一般分为两类:该杂散要么以某种方式耦合至DDS电源,要么是驱动DDS的参考时钟源上的一个元件。
注意,如果DDS的内部参考时钟乘法器(PLL)被启用,则DDS输出同样存在相对于基波的固定边带杂散,其频率偏移等于参考时钟频率。
a) 参考时钟源杂散
图1所示为DDS的500 MHz参考时钟,由一个100 KHz音实现10%的AM调制。该参考时钟源是一款Rohde andSchwartz具有调制功能的SMA信号发生器。图1中的灰色线为无调制条件下的参考时钟。图2中,同一100 KHz音以完全相同的频率偏移传输到DDS/DAC输出,不受调谐字频率影响。图2中的频率调谐字表现出四个相互叠加的不同DDS载波。注意,在全部四个载波改变时,参考时钟杂散的频率偏移保持不变;但该杂散的幅度以20 log(x)为单位发生变化,其中,x为参考时钟频率与DDS载波频率之比。
在这里插入图片描述

图1 DDS的500 MHz参考时钟(由一个100 kHz音实现10%的AM调制)
<

  • 3
    点赞
  • 11
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
ADC (Analog to Digital Converter) 和 DAC (Digital to Analog Converter) 是在模拟和数字信号之间进行转换的设备。在其操作过程中,可能会发生时钟域杂散串扰。 时钟域杂散串扰是指当ADC或DAC输入和输出之间的时钟信号存在偏移或噪声时,可能导致信号转换的误差。例如,ADC在将模拟信号转换为数字信号时,需要一个时钟信号来确定采样率和量化级别。如果时钟信号存在偏移或噪声,则可能在ADC输出的数字信号中引入误差。同样地,DAC在将数字信号转换为模拟信号时也需要一个时钟信号来确定输出波形的采样率和精度。如果时钟信号存在偏移或噪声,则可能导致DAC输出的模拟信号出现失真。 为了最小化时钟域杂散串扰,可以采取以下措施: 1. 使用高质量的时钟信号源:选用稳定且精确的时钟信号源,可以减少时钟信号偏移和噪声引起的误差。 2. 时钟信号线路分离:将时钟信号线路与其他信号线路隔离,以防止干扰和串扰。 3. 电源隔离和滤波:使用电源隔离和滤波器来减少电源线路中的噪声和干扰。 4. 时钟信号校准和同步:定期校准和同步时钟信号,以确保其精度和稳定性。 5. 输入和输出信号的抗干扰设计:采取适当的电路设计和屏蔽技术,以防止输入和输出信号受到外部干扰。 总之,ADC和DAC的时钟域杂散串扰是需要重视的问题,采取适当的措施可以减少时钟信号偏移和噪声引起的误差,从而提高信号转换的精度和稳定性。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值