ADC DAC时钟域杂散串扰

学习笔记之ADC DAC时钟域杂散串扰

  • 前些天定位板子的DAC杂散问题,发现时钟杂散会传递到整个时钟域,而且PLL芯片无法做到隔离,下面针对这个问题定位过程做下笔记。

1. 板卡简介

  • 单板集成高速DAC(ADI的AD9176)及ADC(ADI的3200),PLL架构使用一片LMK04828+两片LMX2594(一片给ADC提供采样时钟,一片给DAC提供采样时钟),LMX2594的输入时钟由同一片LMK04828提供。

2. 问题现象

  • DAC输出1.2GH点频信号时,主频1.2GHz附近存在25KHz的杂散,改变输出频点时,杂散依旧保持在主频左右两侧28KHz左右。

3. 问题定位流程

1) 确定杂散源

  • 由于杂散不随主频频点改变而改变,因此杂散肯定不是DAC自己产生的(杂散来源的确定很重要,我的其他文章里面有写,这里不再详细叙述了),肯定是由时钟链路上的某个器件或者电源产生。电源均为LDO,因此将电源排除(LDO是不需要测试的,如果不放心就测一下)。

2) 测试DAC的相关时钟杂散

  • 3
    点赞
  • 9
    收藏
    觉得还不错? 一键收藏
  • 1
    评论
ADC (Analog to Digital Converter) 和 DAC (Digital to Analog Converter) 是在模拟和数字信号之间进行转换的设备。在其操作过程中,可能会发生时钟杂散串扰时钟杂散串扰是指当ADCDAC输入和输出之间的时钟信号存在偏移或噪声时,可能导致信号转换的误差。例如,ADC在将模拟信号转换为数字信号时,需要一个时钟信号来确定采样率和量化级别。如果时钟信号存在偏移或噪声,则可能在ADC输出的数字信号中引入误差。同样地,DAC在将数字信号转换为模拟信号时也需要一个时钟信号来确定输出波形的采样率和精度。如果时钟信号存在偏移或噪声,则可能导致DAC输出的模拟信号出现失真。 为了最小化时钟杂散串扰,可以采取以下措施: 1. 使用高质量的时钟信号源:选用稳定且精确的时钟信号源,可以减少时钟信号偏移和噪声引起的误差。 2. 时钟信号线路分离:将时钟信号线路与其他信号线路隔离,以防止干扰和串扰。 3. 电源隔离和滤波:使用电源隔离和滤波器来减少电源线路中的噪声和干扰。 4. 时钟信号校准和同步:定期校准和同步时钟信号,以确保其精度和稳定性。 5. 输入和输出信号的抗干扰设计:采取适当的电路设计和屏蔽技术,以防止输入和输出信号受到外部干扰。 总之,ADCDAC时钟杂散串扰是需要重视的问题,采取适当的措施可以减少时钟信号偏移和噪声引起的误差,从而提高信号转换的精度和稳定性。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值