ADC DAC时钟域杂散串扰

本文记录了针对高速ADC AD9176和DAC的时钟域杂散串扰问题的定位和解决过程。通过分析发现,杂散源于时钟链路,特别是LMK04828和LMX2594。经过优化时钟参数、仿真和测试,最终解决了问题,改善了ADC和DAC的指标。
摘要由CSDN通过智能技术生成

学习笔记之ADC DAC时钟域杂散串扰

  • 前些天定位板子的DAC杂散问题,发现时钟杂散会传递到整个时钟域,而且PLL芯片无法做到隔离,下面针对这个问题定位过程做下笔记。

1. 板卡简介

  • 单板集成高速DAC(ADI的AD9176)及ADC(ADI的3200),PLL架构使用一片LMK04828+两片LMX2594(一片给ADC提供采样时钟,一片给DAC提供采样时钟),LMX2594的输入时钟由同一片LMK04828提供。

2. 问题现象

  • DAC输出1.2GH点频信号时,主频1.2GHz附近存在25KHz的杂散,改变输出频点时,杂散依旧保持在主频左右两侧28KHz左右。

3. 问题定位流程

1) 确定杂散源

  • 由于杂散不随主频频点改变而改变,因此杂散肯定不是DAC自己产生的(杂散来源的确定很重要,我的其他文章里面有写,这里不再详细叙述了),肯定是由时钟链路上的某个器件或者电源产生。电源均为LDO,因此将电源排除(LDO是不需要测试的,如果不放心就测一下)。

2) 测试DAC的相关时钟杂散

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值