我们都知道,基本上所以MCU都需要设计复位电路,有的是内部复位,有的是外部复位。而外部复位就需要做电路的复位设计。
为什么需要系统复位?
系统上电复位的原因是:避免上电时,晶振还未完全启动(跟上电时序相关),会导致主控发一些错误数据,最终引起系统异常。这就需要设计复位电路,使主控在确保晶振完全起振后,再去中断系统复位,提高系统的稳定性。
主控内部复位就不需要工程师操心了,内部基本搭建好电路。只需要工程师在指定的IO口做一些选择操作即可(通过上下拉,选择外部或内部复位)
主控外部复位有一般分为两种:高电平有效或低电平有效。
低电平有效参考电路如下图所示:
上电时,3.3V没有立刻将该复位管脚拉高,而是先通过电容进行充电,再进入MCU,使该复位管脚保持一个高电平状态。
高电平有效参考电路如下图所示:
上电时,电容会进行充电,该过程复位管脚始终保持高电平,当电容充满时,因电容隔直通交的特性,会断开该高电平状态,使得下拉电阻维持该管脚保持低电平。
降本:一般来说,RST管脚有可能会藏有上下拉电阻。在进行一些降本手段时,可以舍去。