用于验证的verilog语法--0

initial

x态的产生:未进行初始化,在仿真时刻0,产生x态

initial 语句是不可综合的,不能作为rtl的一部分

initial只执行一次

verilog系统任务

$finish:仿真时遇到$finish,仿真器完成仿真并退出

$stop:仿真器停止仿真,但不退出,同时提供一个命令提示符,在命令符后边输入“.",则仿真继续进行

$display:该函数是不可综合的,不能直接放在rtl代码中。可以放在testbench。

$monitor:同$display,只是信号值发生变化时才会打印出来

$time:$display("time is",$time);//四舍五入到最接近的整数

$realtime:$display("realtime is",$realtime);//返回值包括小数部分

$save:$save("file_name");//将仿真器的当前状态信息保存到指定的文件中

$readmemh:$readmemh("file_name.dat",one_value);

$writememh:$writememh("file_name.dat",one_value);

$fopen:$fopen("file_name.dat");

$fclose:$fclose("file_name.dat");

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值