POC设计总结
文章平均质量分 90
分享自己平时设计的一些POC仿真验证和原理。
MARIN_shen
上海一名不知名layout工程师!
展开
-
Marin说PCB之POC电路layout设计仿真案例---02
仿真结论:从上面的两幅仿真结果显示IL和RL数据整体是符合要求的,但是IL在低频段还是有一些不满足要去的,即IL的数据还是不能满足GMSL1的反向通道的LIMITED值的要求,这个原因有可能是存在GMSL2的电感方案不能覆盖低频段所导致,我。结论:从上述的仿真结果显示,GMSL1的POC电感方案IL和RL数据在全频段上都是符合要求的,这就说明GMSL2的电感方案确实使用到GMSL1的场景中会存在的一定风险,我们还是需要通过后续的一些仿真测试进行进一步的验证。GMSL1的POC电感方案。原创 2024-03-08 14:54:11 · 638 阅读 · 7 评论 -
Marin说PCB之POC电路layout设计仿真案例---01
中午午休的时候,我坐在椅子上正在惬意的喝着我的AD钙奶的时候,身边的日本同事波波桑说刚刚新的项目板子相机那边出问题了,让我帮忙做一个GMSL信号的仿真验证。仿真结论:从上面的两幅仿真结果显示IL和RL数据整体是符合要求的,但是IL在低频段还是有一些不满足要去的,即IL的数据还是不能满足GMSL1的反向通道的LIMITED值的要求,至于这个低频段为啥还是不满足要求,我这边也问了之前的仿真同事,他给出的建议就是我这边本来手动搭建电感等效电路在低频段会有一些误差的,都是等效出来,这个可以忽略的。原创 2024-03-06 23:40:44 · 1167 阅读 · 3 评论 -
Marin说PCB之POC电路layout设计仿真案例---03
十一,结论:从上面的两幅仿真结果显示POC三级电感的引入确实会改善其插损和回损的性能的主要原因是:两个型号相同的电感串联后,其总的等效阻抗Z是变大了很多了,从之前的Z=35275欧姆变成了73961欧姆,这样其总Q值变小了,POC电感的隔离度就变得很好了,最终体现在其插损和回损上就变小了。实线的曲线是高Q电感的曲线,虚线的是低Q的曲线;总的来说就是我们POC电路中的电感的阻抗增加了,其Q值是降低了,其隔离度就越好了,插损及回损就变的越小,对应的其S参数的插损和回损的曲线就很平滑了,不会出现掉坑的情况了。原创 2024-05-24 20:50:54 · 913 阅读 · 3 评论 -
Marin说PCB之Coilcraft&Bourns POC 电感的性能对比
首先我们知道了电感Q值= 2Πf*L/R,电感并联阻尼电阻Q’ =2Πf*R ’ /L,注意,其中的R ’为并联的电阻R与电感的ESR组成的等效电阻,而不是一个单一的并联的阻尼电阻的阻值,这个一定要区分开来的。在仿真和实测条件下并联电阻阻值越小,S21和S11的表现就更好一些,而且仿真的表现是优于实测的数据的,因为实测的仿真的值给你的搭建的仿真环境和焊接等都有关系的。测试的同事说想把之前的POC上的一级二级电感从之前的线艺的换成Bourns家的。值了,电路的反谐振的概率就低了。原创 2023-10-14 19:08:32 · 531 阅读 · 7 评论 -
Marin说PCB之POC电路layout设计总结
以采用的12层板为例,挖空区域的宽度≥1.75倍(ratio值)的pad宽度为宜, ratio值具体要视pad 的尺寸、设计的叠构和信号要求(tr)而定,控制挖空宽度的同时,调整挖空参考面的层数是另一个有效的方式,但是需要注意参考面间的介质厚度, 如果介质厚度很薄,同时挖空相邻两层参考面会效果显著,反之,则没有必要。(主要是减少走线上的寄生电容带来的影响。,同时,为了通过系统提供更高的功率,通常使用更高的电压通过系统提供更高的功率,当使用高电压时,交流耦 合电容器必须有相应的高电压额定值。原创 2023-05-04 23:09:05 · 3139 阅读 · 10 评论