MPS电源系列布局布线总结
文章平均质量分 86
通过实战PCB去验证MPS电源系列布局布线
MARIN_shen
上海一名不知名layout工程师!
展开
-
MPS---MPQ86960芯片layout设计总结
电感部分也是可以作为一个有效的散热器的,一般要求电感尽量靠近SW管脚放置,但是这个开关节点区域的铜皮也不宜过大的,之前的文章也有讲过这个点。G,IOUT 管脚的处理,这个是相对来说比较重要的一个信号了,走线加粗10MIL以上,走线尽量短一些,尽量远离其他噪声敏感干扰信号,手册要求是间距在1MM以上最好,这个看实际情况而定吧,有布线空间的话还是尽量保证,没有空间的话也要尽量拉开间距,尤其是其走线和那些噪声信号在同层的时候尽量拉开间距,手册上要求的是和那些噪声信号尽量中间隔一个GND层布线,(原创 2024-07-07 17:02:03 · 856 阅读 · 1 评论 -
MPS---MPQ7920芯片layout设计总结
B,GND管脚的处理,由于我们的布局是和手册上推荐的有一些区别的,我们是把输入的滤波电容放置在BOT面了,四路电源输出和芯片管脚直接TOP层铺铜接上了,中间的GND就不能像手册那样把BUCK1和BUCK3的GND以及BUCK2和BUCK4的GND接上了。C,反馈FB管脚的处理,走线尽量远离其他敏感干扰信号,若输出的电源是那种低电压大电流的电源(芯片的CORE电源),FB的采样尽量在SOC端口采样比较好一些,其他的例如输出3.3V,1.8V的都可以做近端采样处理的。输入和输出的电源管脚铺铜皮尽量宽一些。原创 2023-04-17 15:19:39 · 1067 阅读 · 4 评论 -
MPQ4315芯片layout设计总结
若是输入的电容有很多的话,板子布局的空间还不够,可以把预留的电容或者的大电容放置在背面(前提是大容值的放置在背面要满足板子的结构限高要求的),小容值的尽量保持和电源芯片在同一面。B,GND管脚的处理, 在GND管脚上用大的平面铺铜皮处理,可以多打一些GND via,但是前提是要保证内层的电源铜皮通道不被打VIA碎掉。特别注意的GND还有AGND的处理,手册上也是有提到这个PIN脚的处理方法的,就是做单点GND处理,不要和PGND接上再去打孔。回路尽量短,器件尽量放置在和芯片同一面,有空间的前提下。原创 2023-04-20 22:31:05 · 321 阅读 · 1 评论 -
MPQ2918芯片layout设计总结
C,将VCC1电容器尽可能靠近VCC1和SGND,不过这个和手册上的PIN定义有点冲突的,PIN定义上要求PGND的负极是需要和VCC1的滤波电容的负极接上的,但是目前整体来看还是后面的接SGND比较好一些的,这个问题我也和硬件的同事讨论了一下,从芯片的内部定义来看VCCI和VCC2离SGND比较近一点,芯片内部的HOST管脚1, 2, 3,这样排列14才是PGND,所以说VCC1电容负极接的最好是SGND。G,MOS管上GATE信号到控制芯片走线尽量短,粗(线宽15-20MI)走线远离其他敏感信号。原创 2023-06-22 11:45:02 · 491 阅读 · 1 评论 -
MPQ8875芯片layout设计总结
B,GND管脚的处理, 在GND管脚上用大的平面铺铜皮处理,可以多打一些GND via,但是前提是要保证内层的电源铜皮通道不被打VIA碎掉。特别注意的GND还有AGN的处理,手册上也是有提到这个PIN脚的处理方法的,就是做单点GND处理,不要和PGND接上再去打孔。输入和输出的电源管脚铺铜皮尽量宽一些,电源孔可以多打一些(实际按照输入的电流大小来决定),内层也要补上电源铜皮。C,反馈FB管脚的处理,走线加粗,尽量远离其他敏感干扰信号,在输出电容末端采样比较好。的信号的阻容器件尽量靠近反馈管脚放置。原创 2023-04-19 19:13:16 · 545 阅读 · 3 评论