cadence信号完整性 电源完整性 私人学习笔记2 阻抗与耦合度

本文介绍了如何使用Sigrity进行走线阻抗和耦合度检查,强调了在PCB设计中阻抗与串扰的重要性。通过设置网络分组进行仿真,并分析了AD与Allegro文件转换时可能出现的问题,如飞线和阻抗不匹配,以及如何查看和解析阻抗表和耦合表。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

使用Sigrity进行走线阻抗与耦合度检查

Layout中对于走线最基础的关注点是阻抗和串扰。对于阻抗,在开始设计PCB之前,我们会计算出满足阻抗要求的单端走线以及差分线等。对于串扰则是通过设置走线与走线之间的间距。这两者我们都会在设计的时候将参数填写到规则管理器中进行布线约束。

参考教程:

(一)使用Sigrity中的SPEED2000仿真阻抗和耦合度 - 嗯VIEW (umview.com)

(12条消息) 使用Sigrity进行走线阻抗与耦合度检查_十四岁的十四的博客-CSDN博客_阻抗耦合(详细演示了网络分组)

但实际设计中通常不能完全遵守设计规则,比如在Fanout区域需要降低走线线宽等,这也是区域规则

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值