[原创]Cadence软件使用记录3_绘制原理图导出网表生成BOM

10 篇文章 4 订阅
4 篇文章 0 订阅

继续!
画完元件,画完封装,可以制作原理图了:
在这里插入图片描述
原理图具体什么内容暂且不表。
这里讲一下:用软件自带的CAPSYM库中的GND默认是不显示名称的。
办法:
先把名字改成你想要的名字:比如DGND
在这里插入图片描述
右键DGND,选择display
在这里插入图片描述
选择Value only,即可解决!

好的,继续!

  • Annotate
    通过右键dsn文件分配引脚
    在这里插入图片描述
    在这里插入图片描述
  • 添加封装
    这和AD不一样,需要单独填封装
    比如我们给CMOS的封装是CLCC48
    在这里插入图片描述
    比较牛逼的是,竟然就是手写???
    这要是写错一个字母数字什么的,岂不是回来再改???
    封装还不能预览,有没有搞错???
    没办法,将就着用吧

说正事,capture软件是怎么从你写的一个子串找到对应的封装的?
答案是:它并没有找,你就是随便写一个子串都能通过电气规则检查!

  • 电气规则检查
    同样,先单击dsn文件,点击菜单栏Tools→Design Rules Check
    在这里插入图片描述
    若使用了offpage connector,应选中红框
    在这里插入图片描述
    正常情况下,如果设计没问题,就会通过了。如果有问题,务必自查!
    比如我的:
********************************************************************************
*
*  Design Rules Check
*
********************************************************************************

--------------------------------------------------
Checking Schematic: SCHEMATIC1
--------------------------------------------------
Checking Electrical Rules 

Checking For Single Node Nets
WARNING(ORCAP-1600): Net has fewer than two connections CMOS_LD1 
WARNING(ORCAP-1600): Net has fewer than two connections CMOS_LD0 

Checking For Unconnected Bus Nets

Checking Off-Page Connections

由于我需要兼容多个CMOS,所以这里有两bit没有用,所以警告,可以无视。

  • 生成网表
    同样,先单击dsn文件,点击菜单栏Tools→Create Netlist
    电气检查通过后,除了你漏填封装会报错,其余的基本没问题
Spawning... "D:\SoftWare\Cadence\Cadence\Cadence_SPB_17.2-2016\tools\bin\pstswp.exe" -pst -d "D:\STUDY\CADENCE\CAM_MT9V034_V1\CAM_MT9V034_V1.DSN" -n "D:\STUDY\CADENCE\CAM_MT9V034_V1\allegro" -c "D:\SoftWare\Cadence\Cadence\Cadence_SPB_17.2-2016\tools/capture/allegro.cfg" -v 3   -l 31 -s "" -j "PCB Footprint" -hpath "HPathForCollision"
#1 ERROR(ORCAP-36002): Property "PCB Footprint" missing from instance U1: SCHEMATIC1, cam_mt9v034_v1 (134.62, 35.56).
#2 ERROR(ORCAP-36018): Aborting Netlisting... Please correct the above errors and retry.

Exiting... "D:\SoftWare\Cadence\Cadence\Cadence_SPB_17.2-2016\tools\bin\pstswp.exe" -pst -d "D:\STUDY\CADENCE\CAM_MT9V034_V1\CAM_MT9V034_V1.DSN" -n "D:\STUDY\CADENCE\CAM_MT9V034_V1\allegro" -c "D:\SoftWare\Cadence\Cadence\Cadence_SPB_17.2-2016\tools/capture/allegro.cfg" -v 3   -l 31 -s "" -j "PCB Footprint" -hpath "HPathForCollision"
INFO(ORCAP-32005): *** Done ***

说到这里,也就是说:PCB footprint压根就不会检查有效性,只会检查有无!

  • 生成BOM
    同样,先单击dsn文件,点击菜单栏Tools→Bill of Materials
    在这里插入图片描述
Item\tQuantity\tReference\tValue\tFootprint
{Item}\t{Quantity}\t{Reference}\t{Value}\t{PCB footprint}

好的,这样OK

另一个软件allegro,我们设计封装的时候会放在某个路径下
在这里插入图片描述
在这里插入图片描述
这里的路径将影响allegro软件的封装查找,导入网表时,会按照footprint字串从库中查找对应的封装,感觉我在说废话

  • 导入网表
    在这里插入图片描述
    OK了。
    说个插曲:
    我前面的名称是错误的,导致导入网表出错,问题在120Ω@100MHz,不能整中文字符,改成Ohm问题解决

好了,收工!

  • 2
    点赞
  • 7
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
Cadence原理图生成网表是在电子设计自动化(EDA)软件中的一个重要功能,用于将电路设计的原理图转换为可供后续步骤使用网表格式。 首先,设计师使用Cadence EDA软件(如Cadence Allegro或Cadence Virtuoso)创建电路原理图原理图是一个以符号和线条表示电路元件和其连接关系的图形表示。 然后,设计师使用Cadence软件中的工具将原理图转换为网表。这个过程主要包括两个步骤:分析和提取。 在分析步骤中,软件会对原理图进行分析,识别元件的类型(如电阻器、电容器、晶体管等)以及它们之间的连接关系。这些信息会被转换为电路描述语言(如SPICE语言)的格式。 在提取步骤中,软件会根据原理图中元件的参数(如电容值、电阻值等)以及其它特定的设计规则,生成一个准确的电路模型。这个模型包括了元件的特性、连接关系和仿真条件,可以被后续步骤用于电路仿真、布局和布线。 生成网表是一个文本文件,其中包含了元件的信息、连接关系和模型参数。它可以被其他EDA工具和仿真器所读取和使用网表可以用于验证电路的功能性、优化电路的性能,并确定元件的布局和布线。 总结来说,Cadence原理图生成网表是将电路设计的原理图转换为可供后续步骤使用网表格式的过程。这个过程主要包括分析和提取两个步骤,其中分析步骤将原理图分析并转换为电路描述语言的格式,提取步骤根据原理图中元件的参数生成准确的电路模型。生成网表可以用于电路的仿真、布局和布线等步骤。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值