VHDL2

一、端口模式
1.IN:输入端口
定义的通道为单向只读模式,即规定数据只能由此端口被读入实体中。
2.OUT:输出端口
定义的通道为单向输出模式,即规定数据只能由此被读入实体中。
3.INOUT:双向端口
定义的通道确定为输入输出双向端口,即从端口内部看,可以对此端口进行赋值,或通过此端口读入外部的数据信息;从端口外部看,信号既是由此端口流出,也可向此端口输入信号。
4.BUFFER:缓冲端口
当需要输入数据时,只允许内部读出的信号,即允许反馈。
二、标识符
标识符不应用数字、数字起头的中文和中文来表述。
“--”:注释符号,用于隔离程序,添加程序说明文字。
三、赋值符号和逻辑操作符
1.VHDL要求“<=”两边的信号的数据类型必须一致。
2.信号赋值的常用表述: 目标变量名 <= 驱动表达式;
3.VHDL有7种基本逻辑操作符:AND(与)、OR(或)、NAND(与非)、NOR(或非)、XOR(异或)、XNOR(同或)、NOT(取反)。

4.逻辑操作符要求的操作数数据类型为BIT、BOOLEAN、STD_LOGIC。



  • 1
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值