高速PCB入门常识:

阻抗匹配:

阻抗匹配指通过调整输入阻抗和输出阻抗来使得电子器件满足一定条件,通常该条件是使得系统传输功率最大或者使得信号反射最小从而减小阻抗匹配带来的能损。在高频领域,当信号的波长与传输线长出于相同量级时反射的信号易与原信号混叠,影响信号质量,通过阻抗匹配可有效减少 消除高频信号反射。所以高频电路一定要做阻抗匹配。可以理解为光在不同介质中传播发生反射的场景。只有当三端阻抗相同时才不会反射。阻抗跟走线的长度没有关系,另外在走线的下部放参考用的地平面。

磁珠的作用

磁珠的主要作用是抑制信号线的高频噪声

蛇形走线的作用:作为天线,滤波,作为保险丝

高速信号的包地(减小串扰)问题:高速走线的设计跟包地没有多大关系,真正有关系的是信号间的干扰,专业术语也叫串扰,包地只是解决串扰的其中一个手段。包地通常解决的是容性串扰,而感性串扰是通过空间磁力转移的,包地并不能解决感性串扰,所以包地并不能隔绝所有的串扰问题。但是如果串扰问题没有或者说是没影响,其实包地和不包地都可以。因此,对于高速数字信号一般不需要进行包地,最好的办法就是加大信号线之间的间距,在PCB设计中平行布线的间距要遵循3W规则

开槽(防止爬地):

手把手教你Altium designer23【AD23】PCB板子开槽(Board Cutout)【适用于AD18——AD..】——3种常用方法_pcb开槽-CSDN博客

在元器件的高压之间,PCB板开槽只能用来防止爬电距离不够、PCB板受潮后漏电流加大。PCB开槽后,短距离采用直接空气隔离,电气间隙,其耐压将得到一定的保证。在变压器下开槽,是为了让变压器更好的散热同时减少分布电容带来的EMC辐射。PCB上强弱电之间,靠PCB材料也能承受一定的耐压,但PCB使用长久后会沾上灰尘和潮气,导致耐压降低,就意味着爬电距离降低。这个开槽的宽度一般是需要大于1mm。一般我在设计的时候都是开槽在1.5MM,保证足够安全。

寄生电容:

寄生电容有一个通用的定义:寄生电容是存在于由绝缘体隔开的两个导电结构之间的虚拟电容(通常不需要的),是 PCB 布局中的一种效应,其中传播的信号表现得好像就是电容,但其实并不是真正的电容。PCB 布局永远不会完全消除寄生电容,但你可以减少PCB 布局中的寄生电容或者采取一些措施来限制寄生电容对信号和电源完整性的影响。

为了最大限度地减少寄生电容,使关键走线尽可能窄,以使 PCB 工艺可以处理,与附近的走线保持良好的距离过孔的过度使用会增加寄生电容,最好尽可能用贴片来代替过孔。PCB Layout 应该花时间计算覆铜与其走线之间的所需的最小间隙,以确保阻抗控制。

一、什么是浪涌电流

浪涌电流是指电源接通瞬间或者电路出现异常情况下产生的远大于稳态电流的峰值电流或者过载电流,浪涌也叫突波。由于电源或电路中其它部分受到本身或外来尖脉冲干扰以及来源于外部因素,如雷电、ESD,它很可能使电路在浪涌的一瞬间烧坏,如PN结电容击穿,电阻烧断等等。浪涌的来源类型分为雷电、静电、开关电路三类。对于浪涌设计常有两种方案,一是采用熔断电阻器(保险丝电阻)、二是采用电压钳位器件(浪涌放电管、压敏电阻等)。

三、放电齿

放电齿,也叫放电间隙或者火花间隙。放电齿是一对指向彼此相对的锐角的三角形,是由在PCB布线过程中使用铜箔层作出来的。这些三角形需设置在PCB板元器件的另一层放置,不能被绿油等盖住。

在浪涌测试或者ESD测试时,共模电感两端将产生高压,出现飞弧。若与周围器件间距较近,可能使周围器件损坏。因此可在其上并联一个放电管抑制它电压。如下图FU2为气体放电管,并联在共模电感两端,它能够从而起到灭弧的效果。气体放电管抑制效果很好,但是在成本相对较高,很多情况下我们会在PCB设计时,在共模电感两端放置放电齿,使得共模电感可以通过放电齿尖端放电,可以减少甚至可避免通过其他路径放电,能够保护周围和后级器件。

什么是共模电感:

共模电感通常由两个相互绕制的线圈组成,它们被连接在电路中,以在电路中形成一个环,当信号通过电路时,共模电感会阻止共模干扰信号的传输,这是因为共模电感的电磁场会抵消共模干扰信号,从而使其无法通过电路传输。共模电感通常用于信号线、电源线、天线线等需要保证信号质量的电路中,例如,在音频放大器电路中,共模电感可以防止电源线中的杂散信号对放大器产生影响,从而提高音频放大器的性能和音质。一般来说,我们可以将这些电磁干扰分为串模干扰和共模干扰两类,串模干扰是指两条线之间的干扰;共模干扰是两条线和两条线PCB地线之间的电位差引起的干扰

在天线周围铺铜会导致信号变弱,所以天线周围的区域不能铺铜。

走线的3W原则:

指的是两个PCB走线它们的中心间距不小于3倍线宽这样做的目的主要是为了减小走线1和走线2之间的串扰,一般对于时钟信号,复位信号等一些关键信号需要遵循3W原则。当满足3W原则时,走线间的串扰可减少70%,如果是10W的话串扰可以减少95%

电磁干扰EMI防护:

EMC是电磁兼容的简称。PCB 中的 EMC 是电路板在其电磁环境中工作而不会对周围的其他设备产生难以忍受的电磁干扰的能力。ESD代表静电放电。许多材料可以导电并积累电荷。ESD 是由于摩擦带电(材料之间的摩擦)或静电感应而发生的。预防方法有保险丝,放电齿,TVS管,气体放电管(GDT),半导体放电管(TSS)在浪涌测试或者ESD测试时,共模电感两端将产生高压,出现飞弧。若与周围器件间距较近,可能使周围器件损坏。因此可在其上并联一个放电管抑制它电压。

预防自激:

又是功放的自激问题 - 知乎 (zhihu.com)

抄板软件:

百度网盘:

链接:https://pan.baidu.com/s/1i1wqOsHlGTKj6JWGje1Q-w

提取码:JJXG

  • 21
    点赞
  • 16
    收藏
    觉得还不错? 一键收藏
  • 1
    评论
### 回答1: 高速PCB设计是一种非常重要的技术,主要应用于高频电路和通信电路的设计中。在进行高速PCB设计的过程中,需要考虑许多因素,如信号完整性、信号干扰、电磁兼容性等等。因此,对于许多电子工程师来说,掌握高速PCB设计技术非常必要。 对于网上提供的高速PCB设计PDF下载,首先需要确定下载的PDF文档是否权威可信。一些优质的电子制造公司或者专业学术机构会提供高质量的PCB设计教程或指南。可以通过搜索引擎或向同行咨询来获得这些资料。同时,也可以从一些公开的知识库或电子制造论坛查询相关信息和技术实践。 在下载PDF文档的同时,最好结合实际情况进行比较和分析。这样可以更好地理解和掌握高速PCB设计的方法和技巧。对于初学者来说,可以选择一些基础性的教材和案例进行学习;同时,对于已经有一定经验的人而言,可以选择一些深入和实践性较强的文献进行研究。 在进行高速PCB设计的时候,需要同时掌握相关的EDA工具和仿真软件。只有熟练掌握了这些工具,才能有效地实现高速PCB设计。同时,需要在实践中不断尝试和探索,积累更多的经验和知识,不断提升自己的设计能力。 ### 回答2: 高速PCB设计是一种非常前沿的技术,它广泛应用于通信领域、计算机网络及其它高速数字系统中。高速PCB设计的关键在于设计出低时延、低噪声同时满足电磁兼容性的电路板,它的设计需要采用专业的约束规则和优化技术。 如果想要学习高速PCB设计,可以通过PDF文档进行下载学习高速PCB设计PDF下载可直接在互联网上搜索相关的学习资料,一些专业书籍也会提供PDF格式的下载。这些PDF文档均提供了高速PCB设计的基础知识、规则约束、电路板布局及信号完整性分析等相关内容,能够帮助学习者快速了解高速PCB设计的基本过程和技巧。 在学习高速PCB设计时,需要掌握一些常用的高速信号模型和基础知识,如何设计合理的引脚布局和规划电源及地线,如何处理信号完整性等问题。只有掌握了这些基本技术,才能够设计出高性能、高可靠性、低成本的高速电路板。 总之,在学习高速PCB设计的过程中,需要选择权威的学习资料、掌握基本知识和技巧,才能够做出高质量的高速电路板。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值