SerDes系列之 Power over Coax 基础设计知识

目录

设计目标

电感选型

有效工作带宽

PCB设计

直流压降的动态影响

设计验证

扩展阅读


设计目标

        由于PoC电感网络需要并联在高速链路之上,两者在工作电平、频率、速率上存在巨大的差异,因此,设计时需要充分考虑其参数以提高系统的工作可靠性,一般从以下两个方面提出设计目标:

1. 交流工作状态(AC Path)

        1)电感器提供足够高的阻抗,以隔离电源噪声对高速信号的影响,同时,该高阻抗需要保持足够高的带宽,用以覆盖信号的工作频率(包含反向和前向通道);

        2)电感器需要具有高饱和电流,用以支持满负荷直流工作电流;

        3)通过电感器的任何外部噪声或干扰信号必须保持足够低,以避免干扰信号质量。

2. 直流工作状态(DC Path)

        1)必须选择具有低内部直流电阻的电感器和电缆,用以将直流电压降控制在较低的水平;

        2)同时,为了通过系统提供更高的功率,通常使用更高的电压通过系统提供更高的功率,当使用高电压时,交流耦合电容器必须具有相应的高电压额定值。

电感选型

        结合上述的设计要求,对电感器的关键参数可以进一步量化:

        L -- 电感值,选择它是为了支持交流高阻抗,通常电感值越高,交流阻抗峰值所在工作频点越高;

        ISAT -- 磁芯饱和电流,当有效工作电流超过此饱和电流时,电感将不能再提供高阻抗,因此,该值必须选择足够高,以支持电路的满负荷电流;

        rL -- 线圈的内阻,应选择足够低,以避免产生太大的直流压降;

        SRF -- 自谐振频率点,超过这个频率点,电感器的阻抗会降低,因此,该值需要选择足够高,才能支持电路的工作频率;

        Frequency Range -- SRF两侧具备高阻抗的频率范围(由实际设计效果进行自定义)。

有效工作带宽

        以FPD-Link所采用的NRZ传输码型为例,根据芯片的不同,其系统前向和反向通道的工作速率不尽相同,电感的高阻抗所需的带宽应该完全覆盖这些工作频段,如下图所示,列出了一些实际的例子,注意一点(黑色虚线框处),因为前向通道是双沿采样,所以有效带宽=数据速率/2,而反向通道是单沿采样,所以有效带宽=数据速率。

        实际选型中,单个电感不可能提供上述如此高的工作频率范围,因此,需要选择不同的电感型号进行组合,以得到宽的高阻抗范围,当然,所有频段的电感型号以及感值大小都需要按照前述的关键参数作为选型参考。

PCB设计

        选择合适的电感型号后,就需要考虑PCB的寄生电容效应所造成的电感自谐振点偏移问题,如下图所示,当连线宽度是10mil,电介质厚度是6mil时,可以达到50欧姆的特性阻抗,而当连线宽度增加到30mil时,相同介质厚度下,特性阻抗降低到13欧姆,一种优化方式,是增加连线下方的反焊盘尺寸(Anti-pad),这样就能够减小寄生电容值,从而减轻PCB寄生效应对电感的影响,此方式,同样适用于元器件焊盘的处理。

        如下图所示是一个PoC电路布局的示例,可能并不能适用于所有的应用场景,但是可以为layout设计提供很好的布局参考。

直流压降的动态影响

        举例如下,选取的15米同轴电缆,具有的导线内阻rWIRE = 15m * 0.29Ω/m = 4.35Ω,单个PoC电感网络的器件内阻rL = 2.18Ω,因此,整个PoC传输链路的等效阻抗 = rWIRE + rL = 4.35 + 2*2.18 = 8.71Ω。

        根据这个阻抗值所计算的VDC如下(计算中没有考虑PCB、接插件及相机负载的影响),因此,不论VPOC供电是多少,都需要加上PoC网络所造成的固定直流电压降(本例中的2.613V)。

        再分析下直流电流的波动影响,如下图所示,展示了简化后的直流配电电流的分布情况,对于串行器,供电电流是恒定的(ISER),而相机的供电电流(ISENSOR),则可能是波动的(状态在Active和Quiescent之间转换),从而导致直流工作电压的变化,如果这种状态转换的切换速率较高时,PoC网络所产生的瞬变电压将通过AC电容耦合,出现在高速串行链路中,因此,为了避免影响高速链路正常工作,就需要将这个PoC瞬态电压脉冲控制在一个低振幅值,方法包括:

        1. 使用更高的VDC,以降低VPULSE的影响;

        2. 减少IDC的数量,比如VPoC只允许给Sensor供电,尽量减少同一PoC电源网络里的负载数量;

        3. 减小系统的直流电压降,优化PCB布局以减小寄生电容的影响,或者选择更低损耗的电缆;

        4. 通过在VPoC端放置大容值的旁路电容,以减缓瞬态电压的变化速率,比如10或者20uF的大电容。

设计验证

方法01

        如下图所示,对于一个独立的PoC系统,将整个系统看成一个三端口的网络,需要进行的评估包括:

        S12&S22: 保证POC电路不会对信号传输链路造成干扰;

        S13: 从端口3评估传输链路对Zpoc的影响。

方法02

        如下图所示,当评估对象是一个完整的传输系统时: 在J1端连接一个可调电阻负载,在J2端连接供电电源,这样就可以在直流电流通过的情况下,评估传输信道的性能;

        分别评估PORT1&2的回波损耗和插入损耗,以验证直流电流流经传输链路后,前向和反向通道的性能。

方法03

        如果是一个真正的相机模块系统,需要检查是否存在由于图像传感器改变PoC电流而产生的干扰信号,或者PoC供电系统是否存在过大的开关噪声。

        如下图所示,连接示波器到PoC电压输入端,用于测量干扰信号,重点是确保干扰信号的水平,是在可容忍的范围内,这些参数应该来源于芯片对PoC电源的相关要求,主要是PoC电压噪声、动态的电压变化斜率等。

方法04

        可以做的最终验证,就是运行整个系统的误码率测试,这样可以更为直观的在不同工况下,评估出系统的性能,也是终极的系统测试解决方案。

扩展阅读

        在知网上,有一篇最新的关于PoC电感网络相关的技术文章,该文章的概述如下:配备PoC(Power over Coax)电感网络的串行解串器(SerDes)高速链路在应用中,经常遇到插入损耗(S21)性能陡降的技术问题,通过对PoC电感网络进行分布参数的数值建模及计算推导分析,研究发现印制电路板(PCB)的寄生电容会引起PoC网络中高品质因数电感的强烈阻抗谐振,从而导致S21问题的产生,通过合理的PCB优化措施,可以将影响最小化,并通过仿真和测试,进一步验证了数值建模预判方法的合理性和准确性。

        感兴趣可以自行下载该论文进行阅读:

基于PoC电感网络的数值建模分析方法 - 中国知网 (cnki.net)

        该系列的其它文章如下:

SerDes系列之电路技术概述_serdes电路-CSDN博客

SerDes系列之码间干扰的概念_码间干扰isi-CSDN博客

SerDes系列之DFE均衡技术_serdes ffe-CSDN博客

SerDes系列之CTLE均衡技术_serdes ctle-CSDN博客

SerDes系列之如何选择AC耦合电容_rx serdes ac模式-CSDN博客

  • 9
    点赞
  • 27
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

一只豌豆象

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值