Quartus Ⅱ仿真 1.半加器

 

真服了,csdn上一搜全是收费,服啦服啦,我就自己来写一个吧

仿真波形: 

输出结果: 

 

介绍:

半加器(Half Adder)是数字电路中的一种基本组件,用于实现两个一位二进制数的加法运算。它只能处理两个输入位的加法,并且不处理进位。半加器有两个输入端,分别代表两个加数的位,以及两个输出端,分别代表和(sout)和进位(cout)。

使用:

在逻辑电路中,半加器可以用逻辑门来实现。一个常见的实现方式是使用一个异或门(XOR)来得到和(sout),以及一个与门(AND)来得到进位(cout)。异或门的输出在输入位不同时为1,相同为0,这正好对应于半加器的和;与门的输出在两个输入位都为1时为1,这对应于进位。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

即安工作室

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值