3.30 OrCAD中原理图文件怎么进行DRC检测?

笔者电子信息专业硕士毕业,获得过多次电子设计大赛、大学生智能车、数学建模国奖,现就职于南京某半导体芯片公司,从事硬件研发,电路设计研究。对于学电子的小伙伴,深知入门的不易,特开次博客交流分享经验,共同互勉!全套资料领取扫描文末二维码


 温馨提示:学而不思则罔,思而不学则殆。实践是检验真理的唯一标准!

目录

3.30 OrCAD中原理图文件怎么进行DRC检测?

3.31 OrCAD中DRC检测参数设置的含义是什么?

3.32 OrCAD中电气规则检查的每一个参数的含义是什么?

3.33 OrCAD中物理规则检查的每一个参数的含义是什么?

3.34 OrCAD中怎么浏览DRC检测后的全部DRC错误?


3.30 OrCAD中原理图文件怎么进行DRC检测?

答:第一步,选择原理图的根目录,然后执行菜单命令“Tools”→“Design Rules Check”,进行设计规则的检查,如图3-61所示。

 图3-61 进行DRC检查示意图

第二步,弹出的DRC检测界面中有4项参数可以设置,如图3-62所示,“Design Rules Options”为检查的参数设置,“Electrical Rules”为电气规则检查参数设置,“Physical Rules”为物理规则检查参数设置,“ERC Matrix”为DRC矩阵设置是否报DRC。

 图3-62 DRC检测设置示意图

3.31 OrCAD中DRC检测参数设置的含义是什么?

答:如图3-63所示,OrCAD进行DRC检测时需要对参数进行设置,每个参数的含义如下:

 图3-63 DRC参数设置示意图

• Check entire design:DRC检查整个原理图。

• Check selection:DRC检查选择的部分电路。

• Use occurrences(Preferred):选择所有事件进行检查(建议)。

• Use instances:使用当前实体。所谓实体是指放在绘图页内的元器件符号,而事件指的是在绘图页内同一实体出现多次的实体电路。例如,在复杂层次式电路图中,某个子方块电路重复使用了3次,就形成了3次事件,不过子方块电路内本身的元器件却是实体。

• Check design rules:对当前的设计文件进行DRC检测。

• Delete existing DRC marker:删除DRC检测标志Report。

• Create DRC markers for warnings:进行DRC检测时若发现错误,在错误之处放置警告标志。

• Preserve waived DRC:保留已经忽略不用处理的错误。

• Run Electrical Rules:勾选进行电气规则检查。

• Run Physical Rules:勾选进行物理规则检查。

3.32 OrCAD中电气规则检查的每一个参数的含义是什么?

答:OrCAD进行电气DRC检测时,如图3-64所示,需要对检查的每一项参数进行设置,每个参数的含义如下:

 图3-64 电气规则检查参数设置示意图

• Check single node nets:检查设计中的单端网络。

• Check no driving source and pin type connect:检查元器件属性无源管脚与有源管脚的连接是否正确。

• Check duplicate net name :检查重复的网络名称。

• Check off-page connector connect:检测分页图纸间接口的连接性。

• Check hierarchical port connection:检测阶层端口的连接性。

• Check unconnected bus net:检测没有连接的总线网络。

• Check unconnected pins:检查没有连接的管脚。

• Check SDT compatibility:检测对于SDT文件的兼容性。

• Report all net name:报告所有网络的名称。

• Report off-grid object:报告不在格点上的元器件。

• Report hierarchical ports and off-page connection:报告阶层端口和分页图纸间接口的连接。

• Report misleading tap connection:报告易误解的连接。

3.33 OrCAD中物理规则检查的每一个参数的含义是什么?

答:OrCAD进行物理DRC检测时,如图3-65所示,需要对检查的每一项参数进行设置,每个参数的含义如下:

 图3-65 物理规则检查参数设置示意图

• Check power pin visible:检测电源属性的管脚是否显示了管脚名称与编号。

• Check missing/illegal PCB Footprint:检测封装名称是否填写,是否含有非法字符。

• Check normal convert view system:检测一个部件的正常视图上的pin号是否与转换视图上的pin号不同。

• Check incorrect pin group assignment:检查同一个pin group的所有管脚是否有相同的类型。

• Check high speed props syntax:在设计中检查网络高速属性的语法是否正确。

• Check missing pin number:检测缺失管脚编号的管脚。

• Check device with zero pins:检测设计中是否含有零宽度的管脚。

• Check power ground short:检测一个Part内部的电源网络名称是否有两个不同的网络标号名称。

• Check name prop consistency:检测层次式原理图中是否含有相同的网络名称。

• Report visible unconnected powerpins:报告所有具有可见电源属性的管脚是否有连接。

• Report unused part packages:报告原理图中未使用的元器件Part。

• Report invalid refdes:报告原理图中无效的元器件位号。

• Report identical part references:报告原理图相同的位号。

3.34 OrCAD中怎么浏览DRC检测后的全部DRC错误?

答:对原理图文件进行DRC检测以后,按照设置的DRC检测的选项,会在原理图中留下DRC的标记。对于分页的原理图来说,一页一页地查看DRC的标记比较烦琐,这里可以运用Browse功能,查看所有的DRC,操作步骤如下:

第一步,选中原理图的根目录,执行菜单命令“Edit”→“Browse”→“DRC Markers”,进行DRC标记的查看,如图3-66所示。

 图3-66 浏览“DRC Markers”设置示意图

第二步,执行命令以后,如图3-67所示,“DRC Error”显示的是错误的类型说明,“DRC Detail”显示的是该错误所属元器件与位号,“DRC Location”显示的是DRC的位置,“Page”显示的DRC所在的页面。

 图3-67 “DRC Marks”显示示意图

关注回复【更多资料】海量嵌入式资料赠送

笔者电子信息专业硕士毕业,获得过多次电子设计大赛、大学生智能车、数学建模国奖,现就职于南京某半导体芯片公司,从事硬件研发,电路设计研究。对于学电子的小伙伴,深知入门的不易,特开次博客交流分享经验,共同互勉!     

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

嵌入式学习资料

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值