ORCAD17.2原理图DRC规则检查

ORCAD17.2 原理图DRC规则检查

1.打开菜单栏

1.根据下图1中箭头指示,选中整个.dsn文件,这样才能检查整个原理图。

2.点击Tools菜单栏,选中Design Rules Check…

图1:Design Rules Check

3.弹出警告,不要管,直接Yes。

在这里插入图片描述
图2:选Yes

2.打开显示窗口

2.1.规则检查选项

1.Scope:范围,是检查整个设计,还是只检查选中的部分;

2.Mode:模式,是用事件还是实例,建议默认;

3.Action:操作,第一个是要不要检查整个设计;第二个是在警告出做DRC标记;第三个是删除存在的

DRC标记;第四个,一般不选,没搞懂啥意思。

4.Design Rules:设计规则,第一个是运行电气规则;第二个是运行物理规则。

5.Report File :报告的输出路径

在这里插入图片描述

图3:规则检查选项

2.2.电气规则

1.Electrical Rules:

1.1. check single node nets——检查单节点网络;

1.2. check unconnected bus net——检查未连接的总线网络;

1.3. check no driving source and Pin type connect——检查驱动接收等Pin Type的特性,这些在高速仿真时用到;

1.4. check unconnected pins——检查未连接的管脚;

1.5. check duplicate net names——检查重复的网络名称;

1.6. check SDT compatibility——检查SDT兼容性;

1.7. check off-page connector connect——检查跨页连接的正确性;

1.8. check hierarchical port connect——检查层次图的连接性;

2.Reports:

2.1. Report all net names——导出所有网络的名称;

2.2. Report misleading tap connection——导出误导的分接连接,不明白;

2.3. Report off_grid object——导出网格对象;

2.4. Report hierarchical ports and off-page connection:导出分层端口和分页图纸间接口的连接;

在这里插入图片描述

图4:电气规则

2.3.物理规则

1.Physical Rules:

1.1. check power pin visible——检查电源引脚可视性;

1.2. check missing pin number——检查是否有丢失的Pin numbers;

1.3. check missing/illegal PCB footprint property——检查缺失或者不符合规则的PCB封装库定义。没

有此项规则导入原理图导入PCB时可能会出项许多问题。

1.4. Check Normal Convert view sync ——检查不同视图下的Pin numbers的一致性。

1.5. Check power ground short——检查电源、地短接。

1.6. Check incorrect Pin_Group assignment——检查Pin_Group属性的正确性;

1.7. Check Name Prop consisrency——检查名称属性的一致性;(猜的,Prop=Property)

1.8. Check high speed props syntax——检查高速props语法有无错误;

2.Custom DRC——自定义的DRC;

3.Reports:

3.1. Report visible unconnected power pin——导出可见的未连接电源引脚;

3.2. Report invalid Refdes——导出无效的参考编号;

3.3. Report unused part package——导出未使用的部分封装;

3.4. Report indentical part reference——导出相同元件的编号;

在这里插入图片描述

图5:物理规则

2.4.ERC Matrix

1.ERC:Electrical Rule Checker,电气规则检查矩阵。

2.不同属性的管脚相连是不报错。

3.可以选择不同的报错类型。W:警告 , E:错误。

在这里插入图片描述

图6:ERC Matrix

4.点击确定,下图选择Yes

在这里插入图片描述
图7:选择Yes

3.DRC Reports

1.箭头1,原理图名称

2.箭头3,DRC错误警告信息。

3.箭头4,相应原理图的名称,我这里为了方便大家学习,给原理图取名:4。

4.箭头5,警告位于,原理图中的坐标位置。

在这里插入图片描述

图8:DRCReport

5.箭头2,检查的类型,和所选的检查项是一一对应的。上图8中箭头2所指的检查类型,是下图9中箭头所选项。

在这里插入图片描述
图9:Check no driving source and Pin type conflicts

  • 10
    点赞
  • 82
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 4
    评论
### 回答1: 在OrCAD 16.6中,可以通过以下步骤进行原理图DRC检查: 1. 打开原理图编辑器,在菜单栏中选择“工具”-“DRC设置”。 2. 在DRC设置对话框中,选择“规则文件”选项卡,点击“添加”按钮,选择需要使用的规则文件。 3. 在DRC设置对话框中,选择“检查选项”选项卡,勾选需要检查的项目,如电气规则、连线规则等。 4. 点击“检查”按钮,系统会自动进行DRC检查,并在检查结果窗口中显示检查结果。 5. 根据检查结果,对原理图进行修改,直到所有DRC错误都被解决。 需要注意的是,DRC检查只是一种辅助工具,不能完全替代人工检查。在进行PCB设计时,还需要进行其他方面的检查,如物理规则检查、信号完整性检查等。 ### 回答2: OrCAD16.6中原理图DRC检查是指通过软件自动检查原理图中的电气连接、元件尺寸、布局等方面的错误,以便及时发现和修复问题,确保设计的正确性和可靠性。 DRC检查分为两部分:核心规则和用户规则。核心规则是OrCAD16.6内置的一些规则,能够自动检测极性、元器件尺寸、重叠区域、元器件数量等问题。用户规则是用户自己设定的一些规则,能够根据自己的设计需要定义元器件属性、网络连接、管脚和信号名称等,实现更精细的检测。 在使用OrCAD16.6中原理图DRC检查时,首先需要打开原理图,选择“工具”栏中的“检查器”,然后在弹出的窗口中添加需要检查规则,并进行一些设置。接下来,点击“检查”按钮,软件会自动扫描原理图中的错误并将其列出。 用户可以根据DRC检查结果进行逐一查看,检查出的错误可以直接在原理图中进行修改并存储。在进行修改的时候,一定要留意DRC检查的警告,及时处理可能存在的问题。 总的来说,OrCAD16.6中原理图DRC检查可以帮助工程师轻松发现设计中可能存在的错误,大大提高设计的正确性和可靠性。当然,用户在设置规则时需要注意细节,掌握一定的使用技巧才能发挥最大的效果。 ### 回答3: OrCAD16.6是一款常用的电路设计软件,其中的原理图是电路设计的基础,DRC检查则是保证设计准确性的重要步骤。 OrCAD原理图DRC检查可以检查设计中的元件连接是否准确,是否存在重复连接、缺少连接等错误,同时还可以检测元件引脚的冲突,电源端子是否正确连接等问题。具体步骤包括如下几个: 1. 打开设计工具,选择需要进行DRC检查原理图,并进入DRC检查界面。 2. 在界面中选择进行的DRC检查类型。常见的检查类型包括器件连接性、引脚冲突、电源接口等项。 3. 进行具体的设计检查。在检查过程中,软件会根据用户设置的检查规则检查原理图中的元件和连接,并给出有关错误信息。 4. 根据检查结果进行修正。根据检查结果,用户需要对设计中存在的错误进行修正,确认每一个元件和引脚的连接是否准确。 5. 重新检查确认。在进行修正之后,需要重新进行DRC检查,确保设计中的错误得到彻底修正。 通过以上步骤,可以保证OrCAD原理图设计的准确性,提高电路设计的质量和可靠性。同时,也可以在设计前通过DRC检查,避免一些常见的设计错误,提高设计效率和准确性。
评论 4
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

ltqshs

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值