学习笔记:FPGA之多终端点歌系统设计

(1)通过PS/2,UART,红外通信三个协议实现多终端输入。

(2)功能模块:

(3)verilog:
要在之前的三个协议源码中分别加入对应的数据输入完成标志信号:

always @(posedge CLK_50 or negedge RST_N)
begin
    if(!RST_N)
        uart_finish<=1'b0;
    else
        uart_finish<=uart_finish_n;
end

always @(*)
begin
    if(bit_cnt==4'd9)
        uart_finish_n=1'b1;
    else
        uart_finish_n=1'b0;
end

always @(posedge CLK_50M or negedge RST_N)
begin
    if(!RST_N)
        temp_data<=8'b0;
    else
        temp_data<=temp_data_n;
end

always @(*)
begin
    if(uart_finish)
        temp_data_n=in_rx_data;
    else if(ir_finish)
        temp_data_n=in_ir_data;
    else if(ps2_finish)
        temp_data_n=in_ps2_data;
    else
        temp_data_n=temp_data;
end

 

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值