在 LVCOMS (Low Voltage CMOS) 电平标准中,电平采样点(逻辑门判断高低电平的阈值)一般参考以下标准:
2.5V
-
逻辑高电平 (V_IH):
V_IH=2.5×70%=1.75 VV\_IH = 2.5 \times 70\% = 1.75 \, \text{V}V_IH=2.5×70%=1.75V
通常定义为输入电压达到或超过 2.5V 电源电压的 70% 时,信号被判定为高电平。 -
逻辑低电平 (V_IL):
V_IL=2.5×30%=0.75 VV\_IL = 2.5 \times 30\% = 0.75 \, \text{V}V_IL=2.5×30%=0.75V
通常定义为输入电压小于等于电源电压的 30% 时,信号被判定为低电平。 -
- 逻辑高 (V_IH): ≥ 1.75V
- 逻辑低 (V_IL): ≤ 0.75V
-
在 0.75V 和 1.75V 之间的电压为不确定区域,需要尽量避免输入信号落入此范围,以防止逻辑门误判。
3.3V
-
逻辑高电平 (V_IH)
V_IH=3.3×70%=2.31 VV\_IH = 3.3 \times 70\% = 2.31 \, \text{V}V_IH=3.3×70%=2.31V
通常为电源电压的 70%: -
逻辑低电平 (V_IL)
V_IL=3.3×30%=0.99 VV\_IL = 3.3 \times 30\% = 0.99 \, \text{V}V_IL=3.3×30%=0.99V
通常为电源电压的 30%: - 逻辑高电平 (V_IH): ≥ 2.31V
- 逻辑低电平 (V_IL): ≤ 0.99V
- 在 0.99V ~ 2.31V 范围内为不确定区域,尽量避免信号落入该范围以防逻辑门误判。
1.8V
-
逻辑高电平 (V_IH)
V_IH=1.8×70%=1.26 VV\_IH = 1.8 \times 70\% = 1.26 \, \text{V}V_IH=1.8×70%=1.26V
通常为电源电压的 70%: -
逻辑低电平 (V_IL)
V_IL=1.8×30%=0.54 VV\_IL = 1.8 \times 30\% = 0.54 \, \text{V}V_IL=1.8×30%=0.54V
通常为电源电压的 30%: - 逻辑高电平 (V_IH): ≥ 1.26V
- 逻辑低电平 (V_IL): ≤ 0.54V
- 在 0.54V ~ 1.26V 范围内为不确定区域,尽量避免信号落入此范围以防逻辑门误判。