AG272---低成本CPLD典范

AG272CPLD是一款低成本、低功耗的复杂可编程逻辑器件,具备非易失性特性,适用于通用和低密度逻辑应用。它支持多种电压水平,包括3.3V、2.5V、1.8V和1.5V,并提供了丰富的功能,如可编程的快速传播延迟、时钟至输出时间、PLL、时钟乘法、相移等。此外,该CPLD还集成了JTAG边界扫描测试电路,符合IEEE标准。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

AG272 CPLD是低成本CPLD。
在这里插入图片描述

这种即时,非易失性CPLD系列针对通用和低密度逻辑。逻辑密度为272个带有LQFP-100封装的逻辑元件。
—低成本低功耗CPLD
—即时,非易失性标准兼容体系结构。
—全局时钟网络中最多有4条全局时钟线驱动整个设备。
—提供可编程的快速传播延迟和时钟至输出时间。
—为每个器件提供PLL,时钟乘法和相移。
—UFM支持高达256 Kbit的非易失性存储。
—支持3.3V,2.5V,1.8V和1.5V逻辑电平
—可编程压摆率,驱动强度,总线保持,
—可编程上拉电阻,漏极开路输出,施密特触发器和可编程输入延迟。
—内置联合测试行动小组(JTAG)边界扫描测试(BST)电路,符合IEEE标准。
—1149.1-1990 符合IEEE标准的ISP电路。
—1532 3.3V,2.5V,1.8V,1.5V LVCMOS和LVTTL标准
—模拟LVDS输出(LVDS_E_3R)
—模拟的RSDS输出(RSDS_E_3R)

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值