VHDL实现多功能时钟设计

本文详细介绍了使用VHDL语言设计的多功能电子时钟,包括24小时制时钟、秒表和定时器功能。设计采用模块化方法,由按键消抖、分频、控制等多个模块组成,并在Quartus环境下实现。文章展示了顶层模块的代码结构,以及各功能模块的接口定义。
摘要由CSDN通过智能技术生成

题目:多功能电子时钟
VHDL语言设计

主要功能要求:
1、电子时钟。要求用24 时制显示。分屏显示“时、分”和“分、秒”,即4 个数码管不能同时显示“时、分、秒”,但可以只显示“时、分”,或只显示“分、秒”,通过按键来切换这两种显示方式。用数码管的小数点“.”代替时、分、秒的分隔符“:”。可设置时间。设置时间时,当前设置的“时”/“分”,相应的数码管应闪烁。
2、秒表(计时器)。秒表精度为0.01 秒,计时范围0~99.99 秒,用4 个数码管显示,两个显示秒,两个显示百分秒,有暂停/继续、重置(清零)按钮。
3、定时器。可以实现0~9999 秒定时。设置一定时值,当计时到达设定值时输出LED 闪烁。有设置、暂停/继续、清零定时按钮。
一、设计原理
此次设计采用自顶向下的模块化设计方法,将整个电路分为按键消抖模块、分频模块、控制模块、时钟模块、闪烁模块、选通模块、秒表模块、定时器模块译码显示模块,通过查阅资料、构思模块、画原理图等方法,先设计每个模块的功能,并在设计时对每个模块所需要的功能进行下载验证后,将各个模块连接组成系统。

使用VHDL语言实现

在quartus下实现,也可在vivado下:
下面为quartus工程截图:

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

芯作者

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值