Quartus计算机组成与设计实验原理图整理(六)——七段译码设计

1、 实验目的:
熟悉Quartus II的设计流程全过程,学习计数器的设计和硬件测试。掌握原理图的设计方法。

2、实验原理:
4位计数器连接7段译码,多数码管进行显示控制。实验框图如图6所示。
其中,CNT4B采用74161计数器芯片实现,DECL7S采用7448(共阳)设计。

3、 实验内容:
(1)设计工程文件,使实验平台工作于模式6,锁定引脚并硬件下载测试,输入引脚clock0绑定于键8,输入引脚rst0绑定于键7,清零引脚绑定于键6,输出引脚led[6…0]绑定于数码8。引脚锁定后进行编译、下载和硬件测试实验。将实验过程和实验结果写进实验报告。
(2) 实验报告:将实验原理、设计过程、硬件测试结果写进实验报告。

实验原理图:
在这里插入图片描述

  • 10
    点赞
  • 57
    收藏
    觉得还不错? 一键收藏
  • 2
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值