嵌入式HLS 案例开发步骤分享——Zynq-7010/20工业开发板(1)

本文详细介绍了在Windows环境下,使用Xilinx Vivado HLS 2017.4进行嵌入式HLS开发的步骤,包括HLS工程导入、编译与仿真、综合、IP核封装和测试。以Zynq-7000系列工业级核心板上的LED闪烁案例为实例,展示了如何将C/C++代码转化为硬件描述语言并进行功能验证。特别指出,从2022年1月1日起,需要应用Y2K22补丁解决IP核封装问题。
摘要由CSDN通过智能技术生成

目 录

前 言 3

1 HLS 开发流程说明 5

1.1 HLS 工程导入 5

1.2 编译与仿真 6

1.3 综合 8

1.4 IP 核封装 10

1.5 IP 核测试 14

前 言

本文主要介绍 HLS 案例的使用说明,适用开发环境: Windows 7/10 64bit、Xilinx Vivado

2017.4 、Xilinx Vivado HLS 2017.4 、Xilinx SDK 2017.4。

Xilinx Vivado HLS (High-Level Synthesis,高层次综合) 工具支持将 C 、C++等语言转化

成硬件描述语言,同时支持基于 OpenCL 等框架对 Xilinx 可编程逻辑器件进行开发,可加

速算法开发的进程,缩短产品上市时间。

HLS 基本开发流程如下:

(1) HLS 工程新建/工程导入

(2) 编译与仿真

(3) 综合

(4) IP 核封装

(5) IP 核测试

测试板卡是基于创龙科技Xilinx Zynq-7000系列XC7Z010/XC7Z020高性能低功耗处理器设计的异构多核SoC工业级核心板。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

Tronlong创龙

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值