Vivado中xilinx_BRAM IP核使用

 

 

 

 

 Vivado2017.2 中BRAM版本为 Block Memory Generator Specific Features  8.3

BRAM IP核包括有5种类型:

Single-port RAM   单端口RAM

Simple Dual-port RAM      简单双端口RAMA写数据B读数据)

True Dual-port RAM  双端口RAM

Single-por ROM  单端口ROM

Dual-port ROM  双端口ROM

BRAM核支持两种总线形式的输入输出:Native  or  AXI4

以下图配置为例:Single-port RAM 

Testbench 测试代码如下:

`timescale 1ns / 1ps

//

// Company:

// Engineer:

//

// Create Date: 2018/11/21 15:52:48

// Design Name:

// Module Name: test_bench_BRAM

// Project Name:

// Target Devices:

// Tool Versions:

// Description:

//

// Dependencies:

//

// Revision:

// Revision 0.01 - File Created

// Additional Comments:

//

//

 

 

module test_bench_BRAM(

 

    );

 

    

reg[15:0] mem1_re[0:15];                    //输入数据存储器

integer i;

// blk_mem_gen_0  inputs

reg         clka;

reg         ena;

reg         wea;

reg[3:0]    addra;

reg[15:0]   dina;

// blk_mem_gen_0  outputs

wire[15:0]  douta;  

    blk_mem_gen_0   blk_mem_gen_m0

    (

        .clka(clka),                //BRAM 输入时钟信号

        .ena(ena),                  //BRAM 时钟使能信号

        .wea(wea),                  //写使能信号

        .addra(addra),              //地址信号

        .dina(dina),                //数据输入接口   写入

        .douta(douta)               //数据输出接口   读出

    );

always #5 clka = ~clka;

initial $readmemh("D:/fpga/fft1/stimulus1_24bit.dat",mem1_re);  //数据是[1 2 3 4 5 6 7 8 9]

 

    initial     begin

        clka = 0;

        ena = 0;

        wea = 0;

        addra = 0;

        dina = 0;

    

        #150 ena = 1;

    

        begin

            for(i=0;i<16;i=i+1) begin

            #10 wea <= 1;

                addra <= i;

              /*if(i == 0)  begin                

                    addra <= 0;

                end

                else if (i == 1)   begin

                     

                    addra <= 1;

                end

                else if(i == 2)    begin

                    

                    addra <= 2;

                end

                else if(i == 3) begin

                    addra <= 3;                   

                end

                else    begin

                    wea <= 0;

                end*/

                

                dina <= {mem1_re[i]};

                if(i == 15)    begin

                    dina <= 0;

                    wea <= 0;

                end

                $display("mem_a[%d] = %h", i, mem1_re[i]);

            end

        end

        #40000 $finish;

    end

      

endmodule

仿真结果如下:

 

配置为simple dual port ram

Testbench

`timescale 1ns / 1ps

//

// Company:

// Engineer:

//

// Create Date: 2018/11/21 15:52:48

// Design Name:

// Module Name: test_bench_BRAM

// Project Name:

// Target Devices:

// Tool Versions:

// Description:

//

// Dependencies:

//

// Revision:

// Revision 0.01 - File Created

// Additional Comments:

//

//

 

 

module test_bench_BRAM(

 

    );

 

    

reg[15:0] mem1_re[0:15];                    //输入数据存储器

integer i;

integer j;

// blk_mem_gen_0  inputs

reg         clk;

reg         ena;

reg         enb;

reg         wea;

reg[3:0]    addra;

reg[3:0]    addrb;

reg[15:0]   dina;

// blk_mem_gen_0  outputs

wire[15:0]  douta;

wire[15:0]  doutb;

/*****单端口  网络配置的IP

    blk_mem_gen_0   blk_mem_gen_m0

    (

        .clka(clka),                //BRAM 输入时钟信号

        .ena(ena),                  //BRAM 时钟使能信号

        .wea(wea),                  //写使能信号

        .addra(addra),              //地址信号

        .dina(dina),                //数据输入接口   写入

        .douta(douta)

    );*******/

    

    /**************简单双端口RAM   AB**************/

    blk_mem_gen_0   blk_mem_gen_m0

    (

        .clka(clk),                //BRAM 输入时钟信号

        .ena(ena),                  //BRAM 时钟使能信号

        .wea(wea),                  //写使能信号

        .addra(addra),              //地址信号

        .dina(dina),                //数据输入接口   写入

             

        .clkb(clk),                 //BRAM 输入时钟信号

        .enb(enb),                  //BRAM 时钟使能信号

        .addrb(addrb),              //地址信号

        .doutb(doutb)    

    );

always #5 clk = ~clk;

initial $readmemh("D:/fpga/fft1/stimulus1_24bit.dat",mem1_re);  

 

    initial     begin

        clk = 0;

        ena = 0;

        enb = 0;

        wea = 0;

        addra = 0;

        addrb = 0;

        dina = 0;

    

        #150 ena = 1;

              

        

        begin

            for(i=0;i<16;i=i+1) begin

                #10 wea <= 1;              

                addra <= i;                                           

                dina <= {mem1_re[i]};

                if(i == 15)    begin

                    dina <= 0;

                    wea <= 0;

                    addra <= 0;                                  

                end

                $display("mem_a[%d] = %h", i, mem1_re[i]);

            end

            for(j=0;j<16;j=j+1) begin

                #10 addrb <= j;

                enb <= 1;

                if( j == 15)    begin

                    enb <= 0;

                    addrb <= 0;

                end                                                                 

            end           

        end

 

        #40000 $finish;

    end

    

endmodule

 

 

 

测试仿真结果:

 

转载于:https://www.cnblogs.com/VagueCheung/p/10489525.html

  • 2
    点赞
  • 9
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
提供的源码资源涵盖了安卓应用、小程序、Python应用和Java应用等多个领域,每个领域都包含了丰富的实例和项目。这些源码都是基于各自平台的最新技术和标准编写,确保了在对应环境下能够无缝运行。同时,源码配备了详细的注释和文档,帮助用户快速理解代码结构和实现逻辑。 适用人群: 这些源码资源特别适合大学生群体。无论你是计算机相关专业的学生,还是对其他领域编程感兴趣的学生,这些资源都能为你提供宝贵的学习和实践机会。通过学习和运行这些源码,你可以掌握各平台开发的基础知识,提升编程能力和项目实战经验。 使用场景及目标: 在学习阶段,你可以利用这些源码资源进行课程实践、课外项目或毕业设计。通过分析和运行源码,你将深入了解各平台开发的技术细节和最佳实践,逐步培养起自己的项目开发和问题解决能力。此外,在求职或创业过程,具备跨平台开发能力的大学生将更具竞争力。 其他说明: 为了确保源码资源的可运行性和易用性,特别注意了以下几点:首先,每份源码都提供了详细的运行环境和依赖说明,确保用户能够轻松搭建起开发环境;其次,源码的注释和文档都非常完善,方便用户快速上手和理解代码;最后,我会定期更新这些源码资源,以适应各平台技术的最新发展和市场需求。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值