设计M=12的计数器

本文介绍了如何利用161计数器芯片设计一个M=12的计数器,该计数器在接收到CLK信号后从0递增到11,然后回绕到0。当计数达到11时,溢出信号OV会输出高电平,其他情况下OV保持低电平。设计思路包括通过输入端设置和与非门实现清零功能,并通过Quartus II进行仿真验证,最终得出12进制计数的正确性。
摘要由CSDN通过智能技术生成

设计M=12的计数器

要求:

  • 用161计数器芯片,设计一个M=12的计数器
  • 上电后,对CLK信号,从0顺序计数到11,然后回绕到0
  • 当计数值为11的CLK周期,溢出信号OV输出一个高电平,其他周期OV信号输出0
  • 用波形仿真观察电路结果

设计思路:

将输入端A,B,C,D都输入0,QD,QC,QB,QA为输出,从0000至1011数到12个数,当QD,QB,QA都为1时,它们的与非为0,将结果输入LDN端,实现清零。即实现了12进制的计数。

步骤:

1.打开Quartus II 9.0,点击“New Project Wizard”新建工程并保存;
2.点击“New File”——“Block Diagram/Schematic”新建空白原理图文件,双击空白处添加连接器件,保存,点击小三角图标进行编译;
在这里插入图片描述
3.编译无误后,点击“New File”——“Vector Waveform File”新建波形文件,点击“Node Finder”——“List”添加引脚,并给引波形脚添加波形;
在这里插入图片描述
4.点击快捷图标后得到仿真波形。
在这里插入图片描述

结论:

如仿真波形所示,设计的是一个12进制的计数器,从0000数到1011。

评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值