基于FPGA的16PSK调制解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR

目录

1.算法仿真效果

2.算法涉及理论知识概要

3.Verilog核心程序

4.完整算法代码文件获得


1.算法仿真效果

VIVADO2019.2仿真结果如下(完整代码运行后无水印)

设置SNR=30db

设置SNR=20db:

系统RTL结构图如下:

2.算法涉及理论知识概要

       十六进制相位移键控(16PSK, 16-Phase Shift Keying)是一种数字调制技术,它通过改变载波相位来传输信息。16PSK能够在一个符号时间内传输4比特的信息,因此在高速数据传输中得到了广泛应用。

       16PSK是一种相位调制技术,其中载波信号的相位根据要传输的信息发生改变。在16PSK中,一个符号可以表示4比特的信息,即每个符号有16种不同的相位状态。在16PSK中,每个符号可以表示16种不同的相位状态,这16个状态均匀分布在单位圆上,形成一个16点的星座图。每个符号对应于4比特的信息,即:

        首先,需要将要传输的比特流转换成16个相位状态之一。假设信息比特序列为{bi​},则将每4比特映射到一个相位状态上。映射规则如下:

16PSK的解调过程主要包括匹配滤波和决策两个步骤。

3.Verilog核心程序

`timescale 1ns / 1ps
//
// Company: 
// Engineer: 
// 
// Create Date: 2024/08/05 03:30:02
// Design Name: 
// Module Name: TOPS_8PSK
// Project Name: 
// Target Devices: 
// Tool Versions: 
// Description: 
// 
// Dependencies: 
// 
// Revision:
// Revision 0.01 - File Created
// Additional Comments:
// 
//


module TOPS_16PSK(
input i_clk,
input i_clksample,
input i_rst,
input i_dat,
input signed[7:0]i_SNR,
output [3:0]o_ISET,
output  signed[15:0]o_I16psk,
output  signed[15:0]o_Q16psk,
output signed[15:0]o_Ifir_T,
output signed[15:0]o_Qfir_T,
output signed[31:0]o_mod_T,
output signed[15:0]o_Nmod_T,


output  signed[31:0]o_modc_R,
output  signed[31:0]o_mods_R,
output signed[31:0]o_Ifir_R,
output signed[31:0]o_Qfir_R,
output  [3:0]o_wbits,
output       o_bits,
output signed[31:0]o_error_num,
output signed[31:0]o_total_num  
);
    
    
T16PSK T16PSKU(
.i_clk  (i_clk),
.i_clksample(i_clksample),
.i_rst  (i_rst),
.i_dat  (i_dat),
.o_ISET (o_ISET),
.o_clk_3div(),
.o_I16psk(o_I16psk),
.o_Q16psk(o_Q16psk),
.o_Ifir (o_Ifir_T),
.o_Qfir (o_Qfir_T),
.o_cos  (),
.o_sin  (),
.o_modc (),
.o_mods (),
.o_mod  (o_mod_T)
);

//加入信道
awgns awgns_u(
    .i_clk(i_clksample), 
    .i_rst(i_rst), 
    .i_SNR(i_SNR), //这个地方可以设置信噪比,数值大小从-10~50,
    .i_din(o_mod_T[28:13]), 
    .o_noise(),
    .o_dout(o_Nmod_T)
    );  

 
16PSK解调
wire [3:0]o_wbits;
wire      o_bits;
R16PSK R16SKU(
.i_clk  (i_clk),
.i_clksample(i_clksample),
.i_rst  (i_rst),
.o_clk_3div(),
.i_med  (o_Nmod_T),
.o_cos  (),
.o_sin  (),
.o_modc (o_modc_R),
.o_mods (o_mods_R),
.o_Ifir (o_Ifir_R),
.o_Qfir (o_Qfir_R),
.o_wbits(o_wbits),
.o_bits (o_bits)
);
    
    
Error_Chech Error_Chech_u1(
    .i_clk(i_clk), 
    .i_rst(i_rst), 
    .i_trans({~i_dat,1'b1}), 
    .i_rec({~o_bits,1'b1}), 
    .o_error_num(o_error_num), 
    .o_total_num(o_total_num)
    );  
    
    
    
endmodule
0sj_010m

4.完整算法代码文件获得

V

  • 5
    点赞
  • 5
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
为了更准确地评估ASK和PSK在高斯白噪声信道下的误码率性能,可以进行仿真实验。 一般的仿真实验步骤如下: 1. 生成ASK或PSK调制的数字信号,并添加高斯白噪声。 2. 通过解调器解调接收到的信号,得到接收信号的比特序列。 3. 将接收信号的比特序列与发送信号的比特序列进行比较,计算误码率。 4. 重复多次实验,取平均值,得到实际误码率性能。 下面以MATLAB为例,给出ASK和PSK在高斯白噪声信道下的仿真误码率性能实现: ```matlab % 生成ASK调制信号 M = 2; % 调制阶数 N = 10000; % 比特数 data = randi([0 M-1],1,N); symbols = 2*data-1; fc = 1000; % 载波频率 t = (0:N-1)/fc; carrier = cos(2*pi*fc*t); ask_signal = symbols.*carrier; % 添加高斯白噪声 snr = 10; % 信噪比 noise = randn(1,N)/sqrt(2*snr); ask_noisy_signal = ask_signal + noise; % 解调ASK信号 ask_demod = ask_noisy_signal.*carrier; ask_bits = ask_demod > 0; % 计算误码率 ber_ask = sum(xor(ask_bits,data))/N; % 生成PSK调制信号 M = 2; % 调制阶数 N = 10000; % 比特数 data = randi([0 M-1],1,N); symbols = exp(1j*2*pi*(data/M)); fc = 1000; % 载波频率 t = (0:N-1)/fc; carrier = cos(2*pi*fc*t); psk_signal = real(symbols).*carrier - imag(symbols).*sin(2*pi*fc*t); % 添加高斯白噪声 snr = 10; % 信噪比 noise = randn(1,N)/sqrt(2*snr); psk_noisy_signal = psk_signal + noise; % 解调PSK信号 psk_demod = psk_noisy_signal.*cos(2*pi*fc*t) + 1j*psk_noisy_signal.*sin(2*pi*fc*t); psk_bits = angle(psk_demod)/pi > 0; % 计算误码率 ber_psk = sum(xor(psk_bits,data))/N; ``` 需要注意的是,实际误码率性能可能会受到仿真参数的影响,如仿真比特数、信噪比等。因此,在进行实际应用时,需要根据实际情况选择合适的参数,以获得更准确的性能评估结果。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

我爱C编程

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值