什么是交错式ADC,ADC转换精度、转换时间介绍

我们知道ADC,也即模数转换器。现在,ADC具备重要的应用。通过ADC,我们可以将模拟信号转化为数字信号。为增进大家对ADC的认识,本文将对ADC的技术参数以及交错式ADC予以介绍。如果你对ADC具有兴趣,不妨和小编一起继续往下阅读哦。

一、ADC技术参数

(一)ADC转换精度

1、分辨率

A/D转换器的分辨率以输出二进制(或十进制)数的位数来表示。它说明A/D转换器对输入信号的分辨能力。从理论上讲,n位输出的A/D转换器能区分2n个不同等级的输入模拟电压,能区分输入电压的最小值为满量程输入的1/2n。在最大输入电压一定时,输出位数愈多,分辨率愈高。例如A/D转换器输出为8位二进制数,输入信号最大值为5V,那么这个转换器应能区分出输入信号的最小电压为19.53mV 。

2、转换误差

转换误差通常是以输出误差的最大值形式给出。它表示A/D转换器实际输出的数字量和理论上的输出数字量之间的差别。常用最低有效位的倍数表示。例如给出相对误差不大于±LSB/2,这就表明实际输出的数字量和理论上应得到的输出数字量之间的误差小于最低位的半个字。

(二)转换时间

在了解了模数转换器的转换精度后,我们再来了解下模数转换器的转换时间。

转换时间是指A/D转换器从转换控制信号到来开始,到输出端得到稳定的数字信号所经过的时间。

不同类型的转换器转换速度相差甚远。其中并行比较A/D转换器的转换速度最高,8位二进制输出的单片集成A/D转换器转换时间可达到50ns以内,逐次比较型A/D转换器次之,它们多数转换时间在10-50μs以内。间接A/D转换器的速度最慢,如双积分A/D转换器的转换时间大都在几十毫秒至几百毫秒之间。在实际应用中,应从系统数据总的位数、精度要求、输入模拟信号的范围以及输入信号极性等方面综合考虑A/D转换器的选用。

二、交错式ADC

通过上面的介绍,想必大家对ADC模数转换器的技术参数、ADC转换精度、ADC转换时间有所认识。在这部分,小编将对交错式ADC模数转换器进行介绍。

当ADC被交错,两个或更多的ADC,以及一个限定的计时关系 被 用于 以 同时 取样 的 输入 信号 和 产生 一个组合的输出信号的结果在采样带宽在一些多个单个ADC的。利用m 个ADC可以将有效采样率提高m倍。

为了简单和易于理解,我们将重点介绍两个ADC的情况。如果两个ADC的采样率分别为fS交错,则最终的采样率仅为2×f s。这两个ADC必须具有时钟相位关系,以使交织正常工作。

交错式ADC无疑是推动接口实现更高效率的因素之一,能为系统设计人员提供多种优势。然而,随着转换器带宽的增加,需在FPGA或ASIC中处理的数据量也变得非常庞大。必须找到一种有效的方法,处理来自转换器的那么多数据。若采样速率达到千兆样本级别,那么在转换器中继续使用LVDS接口将是非常不实际的。因此,JESD204B是将大量数据从转换器传输至FPGA或ASIC的有效途径。

交错式ADC具有十分广阔的应用空间。在通信基础设施中,存在着一种推动因素,使ADC的采样速率不断提高,以便在诸如DPD(数字预失真)等线性化技术中支持多频段、多载波无线电,同时满足更宽的带宽要求。 在军事和航空航天领域,采样速率更高的ADC可让多功能系统用于通信、电子监控和雷达等多种应用中。工业仪器仪表应用中始终需求采样速率更高的ADC,以便精确测量速度更高的信号。

交错ADC时要注意的一件事是,在输出频谱中出现的杂散是由与交错ADC相关的缺陷引起的。这些缺陷基本上是两个交错的ADC之间的不匹配。四个基本不匹配导致输出频谱中的杂散:偏移不匹配,增益不匹配,时序不匹配和带宽不匹配。

以上便是此次小编带来的“ADC”相关内容,通过本文,希望大家对ADC的技术参数以及交错式ADC具备一定的了解。

  • 0
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值