基于FPGA的视频接口之千兆网口(七GigE)

区别

有细心的朋友可能看到,博主写了两篇关于GigE的文章,分别是当前的七以及关于网口的第六篇GigE纯逻辑文章,这两者有什么区别呢?

其区别在于上一篇文章是使用纯逻辑搭建的对于GVCP(控制协议部分)只是提到了查询应答,而其他的功能并没有说明,而本文则是利用ZYNQ7010位核心通过该芯片独特的PL和PS来完成GigE的视频协议和控制协议。

FPGA构成图

框图看着很复杂,其实很简单,首先通过IP将PL端视频信号,转换为AXI4信号,然后通过IP:VDMA将视频信号导入到DDR里面。同时让ARM核能够正常的访问DDR即可。剩下的IP要么是配套要么与这个主干线功能无关。

PL端设计

本项目设计是采用GMSL相机,相机分辨率为1280x720@30的分辨率格式为YUV422,为了方便显示博主已经将其转换为RGB888格式

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

Eidolon_li

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值