PLL锁相环知识

一、PLL原理

在这里插入图片描述
锁相环,即是一种实现将输入的频率fin放大成所需要的频率fout的结构,例如我们IC中的晶振只能达到100M,但是工作的clock需要500M,这个时候就可以利用PLL实现频率的增大(倍频)。是IC中很重要的一个部分。PLL可用于Reduce EMI。
在这里插入图片描述
锁相环的结构如图所示,主要由3个部分组成:
在这里插入图片描述

1、 PFD:由D触发器和and门组成,对比Fre和Fout的相位和频率,产生up和down信号。
在这里插入图片描述

2、 CP和LPF:本质上是两个MOS开关,利用UP和Down信号去对电容充电或者放电,以达到Vc电压的增大与减小。
在这里插入图片描述

3、 VCO,产生方波的源头。N个反相器组成,利用延时产生信号。Vc越大,反应时间越快,频率越大。
最终实现了Fin/N=Fout/M

二、PLL的频宽

增益:
在这里插入图片描述
在这里插入图片描述
一般通稱之 PLL 頻寬即為上图所計算之公式 w-3dB 且正比於 ICPRKVCO
頻寬之物理意義即為 PLL 追輸入的能力及行為 。當頻寬越大即代表追的能力越強且輸出越容易變化,反之亦然。若 PLL 輸出的頻率可以被越快的調整,等效於越容易追輸入的訊號,而 VCO 的輸出頻率便由 ICPRKVCO 來控制, ICP 跟 R 越大,便代表輸入 VCO 的控制電壓 VC 的變化可以越大,對應 VCO 輸出的頻率範圍也因此變大,同理 KVCO 也有同樣的效果
而對應用上來說,不同的應用便需有不同的最佳頻寬設定,舉幾個例來說:
對Tx應用來說,其頻率要越穩越好,PLL的頻寬便希望小一些
對Rx來說追的能力要強,頻寬便要設大一些,才能保證其接受能力。
有些應用需要在限定時間內要追到,頻寬也要設足夠大,才會追的快

三、M.NPLL和N.FPLL

IC上常用的PLL架构有两种:M.NPLL、N.FPLL

3.1M.NPLL

在这里插入图片描述
M.NPLL是在原有的PLL架构上增加了phase swallow的部分,其中,
Phase shifter:产生8组不同相位的方波,排列组合形成7/8或者9/8的Fout,在1/8之间跳动。SDM是对其做微调,12个bit。例如,Offset=2e11,代表在两个cycle做一个phase swallow down,内部的一些处理可以让它实现比1/8更小的调整。
在这里插入图片描述

3.2N.FPLL

在这里插入图片描述
N.FPLL就是将phase swallow 换成phase interpolator,它是先将Fout分频后再进行处理,因为在更低的频率做处理的话,功耗更低,精度更准。PI其实就是对fout做一个phase delay,SDM的输入是clock,PI,N,然后经过数字模块处理后又输出给PI和N。待会会专门有个地方讲SDM的作用以及它的调整是怎么实现的。
PI是电流驱动的,PI的电流与VCO频率范围有关,正比。

在这里插入图片描述

3.2.2 SDM

在这里插入图片描述

  • 6
    点赞
  • 74
    收藏
    觉得还不错? 一键收藏
  • 1
    评论
IP(Intellectual Property)即知识产权。美国 Dataquest 咨询公司将半导体产业的 IP 定 义为“用于 ASIC 或 FPGA 中的预先设计好的电路功能模块”。简而言之,这里的 IP 即电 路功能模块。 IP 核在数字电路中常用于比较复杂的功能模块(如 FIFO、 RAM、 FIR 滤波 器、 SDRAM 控制器、 PCIE 接口等)设计成参数可修改的模块,让其他用户可以直接调用 这些模块。随着设计规模增大,复杂度提高,使用 IP 核可以提高开发效率,减少设计和调 试时间,加速开发进程,降低开发成本,是业界的发展趋势。利用 IP 核设计电子系统,引 用方便,修改基本元件的功能容易。具有复杂功能和商业价值的 IP 核一般具有知识产权, 尽管 IP 核的市场活动还不规范,但是仍有许多集成电路设计公司从事 IP 核的设计、开发 和营销工作。 IP 核有三种不同的存在形式: HDL 语言形式,网表形式、版图形式。分别对应我们常 说的三类 IP 内核:软核、固核和硬核。这种分类主要依据产品交付的方式,而这三种 IP 内核实现方法也各具特色。 PLL(Phase Locked Loop,即锁相环)是最常用的 IP 核之一,其性能强大,可以对输 入到 FPGA 的时钟信号进行任意分频、倍频、相位调整、占空比调整,从而输出一个期望 时钟,实际上,即使不想改变输入到 FPGA 时钟的任何参数,也常常会使用 PLL,因为经 过 PLL 后的时钟在抖动(Jitter)方面的性能更好一些。 Altera 中的 PLL 是模拟锁相环,和 数字锁相环不同的是模拟锁相环的优点是输出的稳定度高、相位连续可调、延时连续可 调;缺点是当温度过高或者电磁辐射过强时会失锁(普通环境下不考虑该问题)。
PLL锁相环是一种用于将输入频率放大到所需频率的结构。它由多个部分组成,包括相位移器和分频器。相位移器可以产生不同相位的方波,通过排列组合形成所需的输出频率。分频器则可以将输入频率进行倍频。\[1\]\[2\]\[3\] 在PLL中,信号发生的过程是通过调整相位和频率来实现的。相位移器和分频器的组合可以实现对输入信号的相位和频率进行调整,从而实现所需的输出信号。具体的调整过程可以通过调节相位移器和分频器的参数来实现。\[1\]\[2\]\[3\] 总的来说,PLL锁相环是一种重要的电路结构,可以实现对输入信号的放大和调整,以满足特定的需求。 #### 引用[.reference_title] - *1* *2* [PLL锁相环知识](https://blog.csdn.net/luwb520/article/details/127805335)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^insertT0,239^v3^insert_chatgpt"}} ] [.reference_item] - *3* [PLL锁相环](https://blog.csdn.net/qq_51178391/article/details/120750443)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^insertT0,239^v3^insert_chatgpt"}} ] [.reference_item] [ .reference_list ]

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值