FPGA
文章平均质量分 76
学习就van事了
学就完事了
展开
-
FPGA实现数字、字母显示
在PL端使用纯verilog实现bitmap模块,基于该模块实现在tft屏幕显示数字0-9,以及FPGA字母原创 2023-07-18 12:32:15 · 1043 阅读 · 0 评论 -
FPGA实现IIC驱动环境光、距离传感器
FPGA实现IIC驱动环境光、距离传感器,按键切换显示环境光、距离数据,数据通过数码管显示原创 2023-07-16 16:33:49 · 820 阅读 · 0 评论 -
verilog实现二进制转BCD码-加3移位法
使用加三移位法实现10bit二进制数转BCD码,绘制RTL图,编写RTL代码以及tb,并仿真验证原创 2023-05-05 11:23:59 · 2657 阅读 · 0 评论 -
win10下使用iverilog仿真+gtkwave/WaveDrom查看波形
在win10环境下,使用iverilog进行简单的verilog编译仿真,使用gtkwave和WaveDrom查看仿真波形。原创 2022-05-13 16:58:04 · 6922 阅读 · 8 评论 -
FPGA实现uart协议
使用verilog实现uart协议,能够和pc进行通信,实现串口回环功能原创 2022-10-07 11:11:11 · 1284 阅读 · 0 评论 -
FPGA驱动74HC595实现数码管动态显示
FPGA驱动74HC595实现数码管动态显示,编写74hc595驱动以及顶层驱动,只需传入6个4位bcd码即可实现数码管的动态显示。原创 2022-09-30 10:49:06 · 6418 阅读 · 1 评论 -
FPGA图像处理-直方图均衡化
直方图均衡化分为真均衡化和伪均衡化,由于FPGA不方便实现真均衡化,所以采用伪均衡化,即前一帧的图像进行统计、帧间隙进行累计和与归一化、当前帧做归一化后的映射输出。原创 2022-08-02 15:48:34 · 3724 阅读 · 11 评论 -
FPGA图像处理-腐蚀膨胀
形态学滤波最基本的操作是腐蚀和膨胀。腐蚀可以消除边界点,使边界向内部收缩,可以消除无意义的小物体,膨胀和腐蚀相反,可以让图像的边界变粗原创 2022-07-14 10:32:14 · 2744 阅读 · 3 评论 -
FPGA图像处理-sobel边缘检测
串口传图进FPGA,对图片进行灰度化后进行sobel边缘检测,再通过vga显示。原创 2022-06-04 15:58:46 · 1435 阅读 · 10 评论 -
FPGA图像处理-中值滤波
中值滤波常用于去除图像的噪声,对椒盐噪声比较有效。使用verilog以流水线方式进行中值滤波,并用modelsim仿真。原创 2022-06-02 17:11:02 · 3181 阅读 · 3 评论 -
FPGA图像处理-均值滤波
使用3x3卷积模板来实现均值滤波算法,三级流水线,用modelsim仿真验证其正确性。原创 2022-06-01 15:14:30 · 1623 阅读 · 7 评论 -
FPGA图像处理-3x3卷积模板
3x3卷积是FPGA图像处理中很重要的一个概念,本文介绍使用行缓存实现3x3卷积模板,并编写testbench对其进行仿真,对波形进行分析。原创 2022-05-31 20:16:54 · 7515 阅读 · 16 评论 -
FPGA图像处理-灰度化
用verilog实现彩色图像的灰度化算法,并进行Modelsim仿真原创 2022-05-30 16:51:15 · 4475 阅读 · 12 评论 -
基于FPGA的串口传图SDRAM缓存VGA显示
在DE2开发板上,使用串口接收PC上的Qt程序发送的640*480彩色图片,以RGB565格式存入SDRAM,通过VGA显示在屏幕上。原创 2022-05-12 21:41:45 · 2056 阅读 · 6 评论 -
基于FPGA的串口传图SRAM缓存VGA显示
在DE2开发板上使用串口接收PC发送的640*480分辨率灰度图,存入SRAM,通过VGA进行显示。开发板:DE2型号:EP2C35F672C6开发工具:Quartus II 13.0 + Modelsim 10.5 SE原创 2022-03-24 12:02:00 · 7653 阅读 · 3 评论 -
基于FPGA的串口接收lcd1602显示
基于FPGA的串口接收lcd1602显示,在DE2开发板上验证其功能原创 2022-03-17 10:02:17 · 9401 阅读 · 7 评论 -
提升敲代码效率:sublime Verilog Gadget插件
使用sublime插件verilog Gadget提升敲代码效率原创 2022-03-10 18:29:01 · 2448 阅读 · 5 评论 -
Quartus II 13.0无modelsim进行仿真(用自带仿真器)
网上都说9.0后面的版本不带仿真功能,但我发现13.0还是有自带仿真。接下来我用Quartus II 13.0进行一次简单的仿真:1、新建文件夹test作为工程目录2、打开Quartus,选择file -> new project wizardpage 2 of 5 跳过,我的板子型号如下,不过仿真而已,随便选个也行后面page 4 5 都跳过3、file -> new -> Verilog HDL file,新建一个Verilog文件,随便写个2选1选..原创 2021-08-05 21:58:10 · 13776 阅读 · 20 评论