(30)SPI接口调试丢数据解决(FPGA不积跬步101)

54 篇文章 18 订阅 ¥99.90 ¥299.90

1)遇到问题

FPGA与微处理器进行数据交互用到了SPI接口总线,SPI总线已经很成熟了,网上也有好多开源代码。但是,项目开发调试中也遇到SPI通信丢帧验证问题。

2)解决方法

a、设计思路为:SPI用户模块和SPI接口模块。

b、SPI用户模块负责接收数据并进行数据处理,主要是封包和FIFO跨时钟域处理。调试时,发现FIFO出现偶尔写满状态,修改FIFO深度,还是会出现FIFO写满状态。所以,不能通过该方法解决SPI传输丢数问题。

c、找到真正原因,SPI内部变量复位时,初始值不应该给0,给0导致,一直执行一个条件,导致逻辑内部异常,导致丢帧。

3)结束语

希望对你有帮助,如果遇到问题,可以一起沟通讨论,邮箱:jhqwy888@163.com。

  • 1
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

宁静致远dream

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值