AXI总线协议---关键信号波形图分析

写过程协议图

在这里插入图片描述

读过程协议图

在这里插入图片描述

读协议执行顺序图

在这里插入图片描述

写协议顺序图

在这里插入图片描述

单箭头表示两个信号谁先有效无所谓,双箭头表示必须要等到前一个信号有效才能将后面的信号有效

如何体现协议图中的通道理解

在这里插入图片描述
在这里插入图片描述

  • 声明:以上图均采用AMBA总线文档图

写过程关键信号

  • 主机
    • 写地址—M_AXI_AWVALID (output)和M_AXI_AWREADY (input)同时有效
    • 紧接着写数据—M_AXI_WVALID (output)和M_AXI_WREADY (input)同时有效
    • 具体传输多少取决于突发长度AWBURST(output)
    • 为了保证从机知道主机是否准备好需要M_AXI_BREADY(output)
      在这里插入图片描述
      在这里插入图片描述
      在这里插入图片描述
      在这里插入图片描述
  • 从机
    • S_AXI_AWVALID (input)和S_AXI_AWREADY (output)同时有效,此时地址有效(与主机地址会有区别,主机地址更多位的原因是需要保证器件选择(高位进行器件选择功能))
    • 紧接着写数据—S_AXI_WVALID (input)和S_AXI_WREADY (output)同时有效
    • 写到最后一位S_AXI_WLAST(input)信号存在一个脉冲
    • 完成后反馈一个有效信号—S_AXI_BVALID(output)和S_AXI_BREADY(input)
    • 响应通道是00表示OK—S_AXI_BRESP(output) 00
      在这里插入图片描述

读过程关键信号

  • 主机
    • M_AXI_ARVALID(output)和M_AXI_ARREADY(input)同时有效
    • M_AXI_RVALID(input)和M_AXI_RREADY(output)同时有效时候,表示读数据有效
      在这里插入图片描述
  • 从机
    • S_AXI_ARVALID(input)和S_AXI_ARREADY(output)同时有效
    • S_AXI_RVALID(output)和S_AXI_RREADY(input)同时有效
    • 发送完毕后一个S_AXI_RLAST(output)更新
      在这里插入图片描述
  • 8
    点赞
  • 8
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值