fpga中有符号数的计算



在fpga设计中,所有的算数运算符都是按照无符号数进行的。最近用FPGA做了有符号的计算,来记录一下

1.如果要完成有符号数计算,对于加、减操作通过补码处理即可用无符号加法完成。不过在计算的时候要考虑位数的限制,不管在做加法还是减法,结果的位数要比原来的数据多出一位,

这样计算的时候才不会出现量程的错误。

example1:

module signed_yz
(
input clk,rst_n,
input signed [7:0]data,
input signed [7:0]datb,
output signed [8:0]datc
);
assign datc=data+datb;

endmodule

仿真结果图 :

 

2.对于乘法操作,无符号数直接采用“*”运算符;

有符号数运算可通过定义输出为 signed 来处理。通过“*”运算符完成有符号数的乘法运算。

example2:

module signed_yz
(
input clk,rst_n,
//unsigned data
input [7:0]udata,
input [7:0]udatb,
output [15:0]udatc,
//signed data
input signed [7:0]data,
input signed [7:0]datb,
output signed [15:0]datc

);

assign udatc=udata*udatb;
assign datc=data*datb;

endmodule

从其 RTL 结构图可以看到乘法器标注为:
“signed” ,为有符号数乘法器。

 

仿真结果图 :

      

     以上为FPGA中符号数的计算,记录一下自己的学习过程,同时也供大家学习。

  • 1
    点赞
  • 5
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值