Intel FPGA高速设计代码原则总结

9 篇文章 1 订阅
4 篇文章 0 订阅

1 FIFO(reconvery )

使用Intel FPGA做项目开发,timing优化的时候发现双端口fifo 异步复位端口出现reconvery 不满足的warning

1.1 问题解决方法

查看了Intel fifo ug,有如下一段描述:
在这里插入图片描述
通过描述修改fifo设置参数,重新generate fifo ip,重新对项目工程进行版本综合,问题得到解决

1.2 fifo timing 优化配置选型,以下配置对fifo performance有一定改善

  • 输出latency设置
    在这里插入图片描述
  • fifo protection disable设置
    在这里插入图片描述

2 M20K blocks

使用M20k来设计存储单元是以下几点对timing的收敛有比较大的帮助。

2.1 IP设置注意在这里插入图片描述

2.2 Be careful when creating large memories

在这里插入图片描述

2.3 Memory读写总线pipelining优化

在这里插入图片描述

2.4 Memory输出逻辑优化

在这里插入图片描述

3 DSP

3.1 DSP架构

在这里插入图片描述

3.2 DSP设计示例

在这里插入图片描述

4 Routing Congestion

a10的FPGA布线资源和xilinx同级片子相比稍逊,实际项目中Alms:50%;dsp:97%;m20k:60%;出现Routing Congestion,最终逻辑裁剪到45%,才解决routing问题。以下几点需要注意:

4.1 Fitter: Routing Utilization

在这里插入图片描述

4.2 A10布线限制

在这里插入图片描述

4.3 缓解routing方法

1)控制信号fanout优化到1000以内
2)减少不必要的异步复位
3)代码实现结构修改,减少连线
4)增加pipeline优化
5)降低资源利用率:包括删减代码逻辑使用,更换逻辑资源更丰富的片子

5 附带一些quartus中timing问题其它解决办法(A10)

  • A10 Timing Closure Solutions

    1)Increase Compilation Efforts.
    2) Modify the clock type.
    3)Set max delay for setup timing violation.
    4) Set min delay for hold timing violation.
    5) 检查ram/dsp是否使用reg输入输出,输出无reg时tco相差1.4ns

The usage is same as set_max_delay.

  • quartus工具设置
    在这里插入图片描述
  • 1
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值