verilog描述锁存器和触发器

1。门口D锁存器代码:

module D_latch(clk,D,Q);

   input clk,D;

   output reg  Q;

 

   always @(clk,D)   //注:这里的敏感信号为clk和D,因为D也引起Q的变化。当clk为高点评时,D的变化也引起输出Q的变化。

     if(clk==1)

         Q=D;

 

endmodule

 

2.D触发器代码:

module  D_flipflop(clk,D,Q);  //触发器的英文为flipflop.

    input clk,D;

    output reg Q;

 

    always @(posedge clk) //注:这里的敏感信号为clk,没有D..

       Q=D;

 

endmodule

 

3.理解阻塞赋值和非阻塞赋值。

  描述组合逻辑电路最好用阻塞赋值语句。

  描述时序逻辑电路做好用非阻塞赋值语句。

 

4。含异步复位端的D触发器:

module D_flipflop(D,clk,reset,Q);

   input D,clk,reset;

   output reg Q;

 

   always @(negedge reset,posedge clk) 

/*这里我们不能忽略关键词negedge,因为敏感列表里不能既包含边沿触发信号又包含电平敏感型信号

  要注意了*/

        if(!reset)

            Q<=0;

        else

            Q<=D;

           

endmodule 

 

5.含同步复位端的D触发器:

module D_flipflop(D,clk,reset,Q);

   input D,clk,reset;

   output  Q;

 

   always @(posedge)

      if(!reset)

         Q<=0;

      else

         Q<=D;

 

endmodule

 

 

 

 

 

 

 

 

  • 1
    点赞
  • 14
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值