常用原语介绍

1.在Xilinx的example(wavegen example)中看到他们的顶层模块的输入输出管脚都手动例化原语IBUF以及OBUF——工具也会自动给我们加上不必要自己加

2.非mrcc个srcc的管脚输入的时钟信号,无法进入mmcm————试验过会报错

3.实际上,直接从外部全局时钟管脚引入的时钟信号,相当于在HDL代码中使用了IBUF + BUFG原语。

4.对于差分时钟————未利用mmcm/pll的差分输入端口

4.1:您将需要实例化IBUFGDS而不是IBUFG,后+BUFG

IBUFGDS ibufg_inst (.I(clk_P), .IB(clk_N), .O(clk_ibufg));
BUFG bufg_inst (.I(clk_ibufg), .O(clk));

然后像以前一样使用clk。


4.2:如果您使用的是DCM或PLL,这无需上述两个原语的例化。因为它本身带差分转单端并且bufg驱动输出。

5.只有7系列的FPGA中才有MRCC和SRCC的说法,到了UltraScale系列,都是叫GC。

6.

6.1 MRCC和SRCC都是由外部的时钟驱动,而且MRCC和SRCC的区别就在于MRCC可以驱动BUFMR,SRCC不行。其他基本都一样,它们都可以驱动四个BUFIO、四个BUFR、一个CMT、上下相邻的CMT、16个BUFG和BUFH。

6.2 SRCC进来的时钟,虽然不能直接驱动其他clock region,但接到BUFG上之后,仍然可以通过BUFG来驱动其他的clock region。

6.3  

在设计原理图的时候,对于接收时钟,应该尽量分配到FPGA的时钟引脚,且为P端。

通常FPGA的时钟引脚为:后缀为SRCC或MRCC的IO

7.

小梅哥的以太网试验,对phy输入给fpga的时钟约束了:set_property CLOCK_DEDICATED_ROUTE FALSE [get_nets NETS_NAME_IBUF]意思理解:

约束的对象往往是除了sys_clk之外的、由外部引入作为一些通信接口比如SPI或者MDIO接口的时钟管脚的IBUF线。

如果不加这个约束,执行implement的时候往往就会报error或者critical warning、内容中也会提到加上这个约束的话、就会将严重警告或者错误降级为普通warning,但是一直没搞明白这到底是怎么回事,所以这两天翻阅文档和论坛,算是弄清了个大概。

原来FPGA的管脚上有一类专用的时钟管脚、他们一般用于将外部的时钟信号引入FPGA、并在FPGA module中使用这些引入的时钟信号。但是如果设计时管脚分配没做好、或者管脚不够用了,那么就有可能将本该接入专用时钟管脚(或者叫做全局时钟管脚)的信号,接到了普通IO口上,这样只能通过添加CLOCK_DEDICETED_ROUTE FLASE绕过PAR的检查,但是没有解决根本问题。

7.1:输入输出的随路时钟,如果硬件上接到了普通IO上,这就有点悲剧了,尽管可以用BUFG接进全局时钟网,但是,从PAD到BUFG的输出有10ns的固有延时。这10ns无法消除,所以如果时钟频率超过20M左右时,skew会比较大。

8.a7是不支持idelay2及ctl原语的,delay_ctr 的参考时钟200M

FPGA(Field-Programmable Gate Array)是一种可编程的集成电路芯片,它可以根据用户的需求进行动态重构。在FPGA中,IP核原语是一种经过验证和调试的可用于构建特定功能的复杂或通用的硬件模块。下面是一些常用FPGA IP核原语: 1. 时钟管理IP核原语:可以生成、分配和分频时钟信号,提供时钟锁相环(PLL)和时钟分频器等功能。它们可以确保系统各个模块以正确的节奏运行,避免时钟冲突和时序问题。 2. 存储器控制器IP核原语:用于与不同类型的存储介质(如RAM、ROM、Flash等)进行交互。它们提供读写数据、地址译码、数据缓冲和错误检测等功能,方便存储器的管理和访问。 3. 串行通信IP核原语:用于串行通信接口的实现,如UART、SPI、I2C等。它们提供数据的转换和传输,允许FPGA与其他外部设备进行通信。 4. 视频处理IP核原语:用于视频信号的处理和处理,包括视频编码、解码、缩放、滤波、处理和显示等功能。它们可以提供图像和视频处理算法,支持各种视频标准和格式。 5. 数字信号处理(DSP)IP核原语:用于实现各种数字信号处理算法,如滤波器、FFT、FIR、IIR等。它们可以提供高性能和高速的数字信号处理能力,用于音频、视频、通信等领域。 6. 接口控制器IP核原语:用于各种外部接口的实现,如PCIe、USB、Ethernet等。它们提供了与外部设备的连接和数据传输功能,方便FPGA与其他系统的集成。 除了以上的IP核原语,还有许多其他常用的IP核原语,如乘法器、加法器、运算器、控制器等,它们可以用于构建各种复杂的硬件功能。FPGA IP核原语的使用可以节省开发时间和资源,并提供高度可靠和灵活的硬件设计方案。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值