Xilinx artix7电源轨

对于artix7系列,通常咱们使用需要使用以下电源轨:

参考文档:DS181 (v1.22) April 13, 2017    Artix-7 FPGAs Data Sheet: DC and AC Switching Characteristics

1、各电源轨及最大值

2、电压轨参考值

3、电源轨上下电顺序

The recommended power-on sequence is VCCINT, VCCBRAM, VCCAUX, and VCCO to achieve minimum current draw and ensure that the I/Os are 3-stated at power-on. The recommended power-off sequence is the reverse of the power-on sequence. If VCCINT and VCCBRAM have the same recommended voltage levels then both can be powered by the same supply and ramped simultaneously. If VCCAUX and VCCO have the same recommended voltage levels then both can be powered by the same supply and ramped simultaneously.
For VCCO voltages of 3.3V in HR I/O banks and configuration bank 0:
• The voltage difference between VCCO and VCCAUX must not exceed 2.625V for longer than TVCCO2VCCAUX for each
power-on/off cycle to maintain device reliability levels.
• The TVCCO2VCCAUX time can be allocated in any percentage between the power-on and power-off ramps.
The recommended power-on sequence to achieve minimum current draw for the GTP transceivers is VCCINT, VMGTAVCC,
VMGTAVTT OR VMGTAVCC, VCCINT, VMGTAVTT. Both VMGTAVCC and VCCINT can be ramped simultaneously. The recommended power-off sequence is the reverse of the power-on sequence to achieve minimum current draw.
If these recommended sequences are not met, current drawn from VMGTAVTT can be higher than specifications during powerup and power-down.
• When VMGTAVTT is powered before VMGTAVCC and VMGTAVTT – VMGTAVCC > 150 mV and VMGTAVCC < 0.7V, the VMGTAVTT
current draw can increase by 460 mA per transceiver during VMGTAVCC ramp up. The duration of the current draw can be
up to 0.3 x TMGTAVCC (ramp time from GND to 90% of VMGTAVCC). The reverse is true for power-down.
• When VMGTAVTT is powered before VCCINT and VMGTAVTT – VCCINT > 150 mV and VCCINT < 0.7V, the VMGTAVTT current draw can increase by 50 mA per transceiver during VCCINT ramp up. The duration of the current draw can be up to
0.3 x TVCCINT (ramp time from GND to 90% of VCCINT). The reverse is true for power-down.
There is no recommended sequence for supplies not shown.

4、关于各个电源轨的电流,数据表中提供了静态和上电电流。

如下表静态电流:

 

如下表 Artix7上电电流值:

 

工作电流根据实际情况使用功率评估软件可以获得。进一步提供电源设计的数据支撑。

进一步了解可以参考以下数据手册:

ug440-xilinx-power-estimator

ug907-vivado-power-analysis-optimization

ug997-vivado-power-analysis-optimization-tutorial

 

 

 

  • 1
    点赞
  • 4
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
### 回答1: Xilinx K7系列内核电源是指用于驱动Xilinx Kintex-7系列FPGA芯片的电源系统。K7系列芯片是一种高性能可编程逻辑器件,需要提供稳定的电源来确保其正常工作。 K7系列内核电源通常采用直流电源供应,其电压和电流要求在芯片的应用手册中有详细说明。为了满足K7芯片的电源需求,可以使用多种电源模块,如开关电源或稳压模块。这些模块能够提供稳定的电压和电流,以满足芯片的工作要求。 在选择K7系列内核电源时,需要根据芯片的功率和工作条件来确定适当的电源。一般而言,功耗较高的芯片需要更高电流的电源。此外,还应考虑电源的稳定性、效率和可靠性等因素。 另外,K7系列内核电源还需要提供适当的电源滤波措施,以减少噪音和干扰对芯片的影响。这可以通过添加电容、电感和滤波器等元件来实现。 总之,Xilinx K7系列内核电源是为了满足Kintex-7系列FPGA芯片工作要求而设计的电源系统。选择合适的电源模块和滤波措施,并确保电源稳定、可靠,是保证K7系列芯片正常工作的重要因素。 ### 回答2: Xilinx K7系列内核电源非常重要,它提供了为FPGA芯片的正常运行和性能发挥所必需的稳定电源供应。K7系列FPGA芯片通常需要不同的电压供应,包括核心电压(VCCINT)、IO电压(VCCIO)、配置电压(VCCO)、时钟电压(VCCCLK)等。 在设计K7系列FPGA内核电源时,需要考虑多个关键因素。首先,电源必须提供稳定的电压,以确保FPGA芯片在高性能工作的情况下能够正常运行,并避免系统崩溃或数据损坏。其次,电源应具有良好的电流传输能力,以满足FPGA芯片在高负载工况下的电流需求。此外,电源的纹波和噪声应尽量小,以避免对FPGA芯片的干扰。 为了满足这些要求,常见的做法是使用电源模块或电源芯片来提供所需的电压和电流。这些电源模块或芯片通常具有稳压器、滤波器和保护电路等功能,可以确保电压稳定并过滤掉噪声。 此外,在设计K7系列FPGA内核电源时,还需要考虑整个系统的功耗和能效。通过优化电路设计、选择低功耗的电源模块、合理布局和散热等措施,可以最大限度地提高系统的能效和性能。 综上所述,Xilinx K7系列内核电源是确保FPGA芯片稳定运行和性能发挥的关键组成部分。正确设计和优化内核电源,可以增强系统的可靠性、稳定性和性能,提高系统整体的能效。 ### 回答3: Xilinx K7系列是一款高性能的FPGA系列,其内核电源是该系列中一个重要的组成部分。内核电源是指给FPGA内部的逻辑单元和外围设备提供电源供应的模块。 Xilinx K7系列的内核电源采用了电压调节器(Voltage Regulators)来提供所需要的工作电压。通常情况下,FPGA内核电源的电压是由外部电源提供的,并通过电压调节器进行调节和过滤,以保证内核电压的稳定性和精确性。 内核电源的设计在FPGA的正常工作中起着至关重要的作用。它不仅需要提供足够的电流供应,以满足所有的逻辑单元和外围设备的工作需求,还需要保证内核电压的稳定性,以确保FPGA的正常运行和性能。 为了满足不同的应用需求,Xilinx K7系列提供了多个内核电源引脚,以支持不同的电源配置选项。用户可以根据实际需求选择使用单一的电源源或者使用多个电源源进行并联或串联,以提供更高的电流输出能力或更高的电源电压精度。 总的来说,Xilinx K7系列内核电源FPGA系列中至关重要的组成部分,它为FPGA的正常工作提供了稳定且精确的电源供应。用户可以根据实际需求选择合适的电源配置,以满足不同的应用需求。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值