Xilinx管脚验证流程及常见问题

1 流程

1.1 新建I/O Planning Project

        I/O Planning Project中可以不需要RTL的top层.v代码,仅图形化界面即可配置管脚约束XDC文件的生成:

        Create I/O Ports:

        导出XDC文件和自动生成的top_interface.v文件:

1.2 新建test Project

        新建测试工程,使用I/O Planning Project导出的xdc和top_interface.v,快速完成测试工程的搭建:

2 问题

        I/O planning工程生成的xdc,导入到测试工程中

2.1 Command failed: Cannot change direction of connected port 'xxx'

        I/O planning工程由于没有RTL的top层做input和output的管脚方向定义,因此只能在xdc中进行约束:“set_property direction OUT [get_ports {xxx}]”;

        测试工程中有用户自定义的RTL top层.v,因此可以删除xdc文件中关于direction相关的约束语句。

2.2 Port 'xxx' already specified as part of a differential pair

        I/O planning工程中没有I/O BUFDS相关原语的使用,Vivado工具只能在xdc中对差分对信号进行约束:“make_diff_pair_ports xxx_p xxx_n”;

        测试工程中Vivado中可以通过I/O BUFDS相关原语获取差分对信号的信息,因此可以删除xdc文件中关于make differential pair相关的约束语句。

2.3 I/O Planning Project层次管理

        对于同一类的IO管脚,做好Port Interface的管理,会让pin脚的分配更加有层次:

        对于差分对管脚,需要注意将_P和_N管脚分配好pin脚、方向、电平标准等后,进行LVDS配对:

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

扣脑壳的FPGAer

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值