FPGA中电源管脚在同一个BANK为何需要多个引脚?

在此链接找到答案:http://xilinx.eetop.cn/viewthread-228198

1、一个bank内所有的VCCIO要连在一起,即使这个bank没有使用;

2、一个back内所有的VCCIO必须相同,不能够使用2种VCCIO标准;

3、一个bank不需要VCCIO,也可以把VCCIO连接到外部电压上;

4、一个bank内使用多个电源管脚是为了均衡供电,避免一个管脚电流过大;

问:为什么不选择内部互联的电源?

答:即使是内部连接,从一个管脚输入的电流也有限,而且内部互联有压降,所以选择外部互联。

 

问:为什么需要那么多VCC和GND?

1、分摊电流,均匀散热,降低噪声;

2、芯片内部如果电源走线过长,电阻较大,在大电流时产生压降;

3、考虑芯片内部信号隔离处理和电磁兼容;

本人有一个疑问:既然相同的bank不能用不同的VCCIO,那么为什么我买的最小系统板原理图上却将其连在了一起?

  • 4
    点赞
  • 19
    收藏
    觉得还不错? 一键收藏
  • 2
    评论
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值