vivado中利用ILA抓取信号的教程

vivado中利用ILA抓取信号的教程

虽然操作ILA核会有至少四种方法,但是真正高效的方法,我认为是如下的标记法,所以单独拎出来,给大家瞧瞧:

一、重要的话说三遍:

(mark_debug =“true”)
(mark_debug = “true”)
(mark_debug = “true”)

二、管脚分配和标记dedug信号
  1. 在工程完成编写后,先综合一遍,确认没有语法错误,然后可以进行管脚分配(如果是直接写的xdc文件,则可以直接跳到第二步);
  2. 在代码中,利用上述的语句对Input、output和中间信号(wire和reg型)进行标记;
  3. 对工程进行综合
三、setup debug用于生成ila核
  1. 综合后,双击打开下拉菜单中的setup debug选项;
  2. 设置抓取的信号和采样深度和其他为完成标记的信号的标记;
  3. 完成后,对设置进行保存,并且再次综合工程
  4. 完成布局布线和生成bit文件;
四、debug操作
  1. 类似下载bit文件的过程,打开target,将程序烧录到PL中;
  2. 设置触发条件,可以多个端口的触发条件可以进行(or and nor nand )逻辑组合;
  3. 启动debug,进行抓取信号
  • 0
    点赞
  • 15
    收藏
    觉得还不错? 一键收藏
  • 1
    评论
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值