组合逻辑与时序逻辑的定义和差别

1. 组合逻辑电路(组合电路)

1、任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关

1.1 逻辑函数的表示方法

 逻辑函数(输入输出之间的函数关系)

1、逻辑真值表

2、逻辑函数式(还可以用卡诺图表示)

3、逻辑图  (由逻辑图形符号与或非等,构成的图)

4、波形图

1.2 组合逻辑电路的设计方法

1、逻辑抽象(画逻辑真值表)

2、写逻辑函数式

3、选定器件

4、化简函数表达式

5、画出逻辑电路的连接图

1.3常用的组合逻辑电路

1、8-3编码器

2、3-8译码器

3、2-10进制译码

1.4 组合逻辑电路中的竞争-冒险现象

1.4.1 竞争的形成

门电路两个输入信号同时向相反的逻辑电平跳变(一个从1变为0,一个从 0变为1)的现象称为竞争

由于竞争而在电路输出端可能产生尖峰脉冲的现象称为竞争-冒险

【注释】

有竞争不一定存在冒险

例子:与门的两个输入,A=1,B=0或A=0,B=1,输出皆为0,但当两者电平皆开始跳变时,从0上升到1的速度快于从1下降到0的速度,这样在极短时间内就会出现AB同时为高的状态,即产生了输出为1的尖峰脉冲,或称电压毛刺,它是系统内部的一种噪声,此现象即为竞争-冒险现象

如果,在0上升到1之前,1已经下降0,就不存在冒险现象了

1.4.2冒险-竞争现象的检测

只改变一个输入变量状态,通过逻辑函数式来判断组合逻辑电路中是否存在竞争-冒险的现象,比如在一定条件下,可以将Y写成Y=A+A’  或 Y=A*A',则可判定一定存在竞争-冒险的现象

1.4.3 消除竞争-冒险现象的办法

1、接入滤波电容

输出端接入一很小的滤波电容,足以把尖脉冲的幅度削弱至门电路的阈值电压之下

【缺点】增加了输出电压波形的上升时间和下降时间,是波形变坏

2、引入选通脉冲

相当于引入一个使能信号,有了他就可以,固定电路的输出时间,给充足的反应时间

【要求】对脉冲的宽度和作用的时间有严格的要求

3、修改逻辑设计

增加冗余项

2 时序逻辑电路

任一时刻的输出信号不仅取决于当时的输入信号,而且还取决于电路原来的状态,即与以前的输入有关。

(待续)

  • 1
    点赞
  • 9
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值