HyperBus协议不会明确告诉你的事

1、HyperRAM mem space通常需要initial delay,HyperFlash和HyperRAM reg space通常不需要 initial delay。
2、HyperRAM的地址低4位是0到f,在DQ传输时地址是0到7,因为DQ一个地址包含2个Bytes。
3、Loop Back模式下,写入的数据不会通过HyperBus接口发送到HyperRAM或者HyperFlash,会直接环回到RD fifo
4、写保护实际没有验证、GPO实际也没有验证,这两个都属于预留信号,配置寄存器后看到模块的接口有信号变化就行了
5、HyperFLASH读的时候只有一个initial delay,不支持额外的initial delay
6、HyperFLASH读的时候,initial delay和Read Initial Access time要求不一致,前者大于后者??initial latency clocks 是主机发出读指令到data IO,HyperFLASH返回第一个数据到IO之间的时间。Tacc是HyperFLASH将数据从存储区移动到data IO的时间。所以前者肯定大于等于后者。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

加载-ing

赏!大大的赏!

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值