PCB经验


规则设计:

Electrical下
clearance:7mil Routing
width:7mil-200mil(200随意)即可
routingvia下
0.6mm 0.3mm
12.7mm(随意) 6.3mm
0.762mm 0.381mm


1.画的时候GND与DGND要连起来,然后把敷铜网络改好
2.在操作时注意屏幕下方提示的快捷键,help中的快捷方式自动更新,操作时按F1
3. 输入3切换3D shift+鼠标右键 翻转视图
Ctrl+滚轮 放大缩小
Ctrl+右键 放大缩小
按住中键
shift+滚轮 左右平移
鼠标右键也可以抓取平移
Ctrl+tab 打开右边一个tab窗口
Ctrl+shift+tab 打开左边一个tab窗口
鼠标右键+垂直分离 同时查看多个窗口
右上角的小树为主菜单
F1 帮助 help
放置元器件时按X水平反转,Y垂直反转
先按shift再按space才方便改布线的形式(90,45度等)
edit-delete选中直接删
按住Ctrl再移动原器件线也会跟着移动(drag),如果选中拖动,线不会走(move),也可以按M,然后选择拖动或者移动,节点没有跟着动,再按鼠标左键就好了
选中器件,按住shift再拖动,就相当于复制了

ctrl 可以一起选中
先选中第一个,然后按住shift选择最后一个可以选中所有
Ctrl+A全选
Ctrl+F查找
Ctrl+h替换 在编辑里有

工具-注释(注解)-可以自动标号
4.foundation-Board Implement(板级实现)-Embedded Intelligence Implement(嵌入式智能实现)
simulation 仿真 definition 定义 layout 布局 configure configuration 配置
situs autorouting 基于位置的自动布线
signal integrity 信号完整性
wire 导线 part pins 元器件的引脚 bus 总线
(schematic level原理图级别(布局之前),layout level(布完线对PCB板进行信号完整性分析))
EMC电磁兼容
panel 面板,控制板
Synchronization 同步
5.仿真:原理图的仿真(布线前的仿真),信号完整性分析(布线后的仿真),在设计DSP或其他高速器件(如几百M)电路时,信号频率很高时容易出现很多问题。像低频板(低于40M或50M)没事,不需要原理图仿真和信号完整性的分析
原理图仿真(对功能进行验证)和信号完整性的分析(元器件的位置,引线的长度,周围电阻电容的摆置等,边沿性,跳变性)
6.view-home-configure-Shortcut Keys(快捷键)或者help-shortcut Keys(不同环境下快捷方式自动切换)
7.标准的板子 基板1.5mm,铜箔厚度35um(1oz),温度上升10度,最大电流。
8.拆原器件时,温度突然上升太高会把焊盘弄掉
9. 除了电源和地,信号线10mil
线太细,如5mil,有的厂家就生产不了
10. 钽电容有线的是正极,肖特基有线的是负极。
11. PCB设计原则:
热设计原则:1 尽量控制PC版板上元件的功率消耗
2 散热处理(传导,对流,辐射)
芯片(电源转换芯片),器件不要离的太近
抗振设计原则:用胶粘牢一些
可测试性
抗干扰》》》
12.地线通过3倍于印制板上的允许电流 2~3mm以上
散热量大的在上面
13.在集成电路的电源和地之间加一个去耦电容(1,储能电容2,旁路掉器件的高频噪声)
14.每个集成芯片要布置一个0.1uF的电容,如果空间不够,可以4~8个芯片加一个10uF的钽电容
15.顶层和底层布线最好垂直
16. 大功率的电阻避开易受温度影响的元器件,如电解电容,温度传感器等
17. 工作台(workplace)里面放一些类似的PCB工程,然后保存,再打开工作台会打开一系列的工程,而不是只打开一个工程
18. 生成PCB时出现错误有的是因为库没有添加正确。像unknown pin…这样的,把之前的PCB文件删除掉,新建一个再重新导入就可以了
19. 快捷键不能用可能是输入法问题,调成英文或者美式键盘
20. 栅格:按上下左右可以发现。可见的为每个栅格的长度,如5mil,捕捉的为箭头移动的距离
21. 放置字符串时按table,对属性进行修改
22.100mil=2.54mm
23.在原理图中,右键-选项-文档选项
右键-选项-设置原理图参数
24.按英文字母
25.在工具,设置原理图参数中
原件割线:原件插进电路里面,会自动连上去
26.在设计-文档选项中-参数中,可以对原理图的标题栏进行操作,改了之后原理图没变化。再放置字符串,table选择文本属性即可显示出来(如果把工具-设置原理图参数-graphical editing中的转化特殊字符去掉,就不会显示出来)
还可以设计-通用模板-按照大小选择一个合适的。再在设置原理图参数中就可以改变了
27. edit-break wire 断线 切断导线
可以在设计原理图参数中-break wire中修改 或 右键-选项-打破线
28.设置原理图参数-Default Primitives中可以设置 arc-编辑值
29.两个地之间用0欧姆的电阻连接起来就把两个地连起来了
30.绘制总线:1 放置总线
2放置总线入口
3网络标号
31.如果标号的最后一位是数字,按顺序数字会自动变化
32.警告:adding items to hidden net gnd 芯片本身可能也需要供电,双击芯片,选择show all pins in sheet
reset无驱动源,但RC上电复位电路有驱动源,所以只需要设置no ERC就可以了
33.放置编译屏蔽不编译
34.在原理图里可放置no ERC,编译屏蔽,参数设置。
参数设置是在原理图里设置PCB的一些规则,如miniviahole,miniwidth,对特定的地方的规则
画PCB时的规则适应于所有
35. 在F1的知识中心中,除了上面,还有下面的
offline Documentation Library-Design capture-Editor,Panel,and Object References-Schematic Objects可以得到一些文档(工具栏)
36. 放置-绘图工具-图像可以插入图片
电路图的复制粘贴:打开system-剪贴板可以看到,直接选中Ctrl+c,就可以将其粘贴到word里面(ctrl+v)了
也可以在word里建表格,然后粘贴到AD里面,直接复制粘贴不可以,用编辑-灵巧粘贴,里面会有剪贴板的内容
37.元器件多的话用对齐以及等间距排列(在画地的图形的左边)
38. 在电路图中
全局修改:1,右键-查找相似对象
2,编辑-查找相似对象
3:shift+F
方法1 点中一个-查找相似对象-description/symbol reference/current footprint/-OK-编辑-选中-全部{也可以在查找相似对象时对选择匹配打勾}-sch inspector里面修改
方法2 直接一个一个选中(按住shift再点)-查找-selected打勾-OK-sch inspector里面修改
弄好之后点清除就好了
查找相似对象只是凸显出来了,只有选中才可修改
39. 工具-封装管理器-更改封装
40.工具-复位标号
工具-注释-会自动标号
如果已经编号,又加了一个新的,就 工具-注释-reset all -update change list(这样顺序会乱)
工具-注释 -update change list(这样顺序不会乱)
41.原理图生成库:.schlib
.intlib
42.生成集成库比较好
43.对一片选中-联合;此时意思是按鼠标放上去,直接点左键就可以整体移动的,但选中还是可以只移动一个
44. 选中一部分电路,然后右键-片段(snippet)-----用的时候system-snippet,就可以直接画一部分电路了
45.画完原理图买元器件,直接报告-bills of materials查看
46. 画多页的原理图

多页原理图两种分割形式
flat平坦 (通过端口或者网络标号来连接)
hierarhical分等级的、、、、、

net lable:全局与局部的连接关系都可以表示
port:端口,可提供垂直的连接关系以及水平的连接关系
垂直的连接关系:在顶层有联系的A,B,C,在底层A1只与A有关系(用于分等级的设计hierarhical)sheet to sheet,连接是sheet entry to port
水平的连接关系:在flat中同等级的各个页之间的连接 sub-sheet to sheet ,连接是port to port或net lable to net lable
sheet entry:页入口或工作簿入口(用于分等级的设计hierarhical)
power port与 hidden pin:全局性的,不用考虑
网络标识符的作用范围(net identifier scope)
工程-工程参数-options-net identifier scope
Hierarhical:子页垂直往上走,到顶层(top sheet)然后建立联系
net identifier scope:(网络标识符的作用范围)
Hierarhical:分等级,sheet entry和port(有全局属性)建立连接,net lable限制在这个页里面
Port(在sub-sheet)和sheet entry(在top sheet )构成垂直的连接关系
Flat:port连接不同页,net lable限制在这个页之间。只有port有全局属性
Global:port和net lable都具有全局属性
Automatic:有sheet entry在top sheet,用Hierarhical;没有sheet entry,但有port,是Flat;没有sheet entry和port,用Global
Netlable 和port 不要起一样的名字

Hierarhical:
由上到下(先sheet symbol再子模块)
Top sheet里是sheet symbol和sheet entry
Sheet symbol画好后,点sheet symbol-右键-sheet symbol actions-create sheet from symbol
在top sheet中,不同的模块用线连起来,power电源不用连接
先compile ,然后Top sheet中的输入或输出在子图中也应该是输入或输出,点design-synchronize sheet entries and ports(同步图纸入口和端口)看是否一致
从顶层到底层:点双向箭头
由下到上
画好子图,然后每个子图都有port-新建top sheet-右键-sheet actions -create sheet from sheet or HDL-分别弄
然后连线
Port肯定一样
转PCB跟以前一样
46.按住ctrl拖动
灰色的时候点一下editor就可以了
47.电路图到pdf
直接复制粘贴
文件-智能PDF
48.打印
文件-页面设置-scale mode-scale print(1.00)1:1打印
49:原理图库
在绘制原理图页面右键-options-页面设置-library
画原理图库,从原点开始
引脚:
Designator:编号
Electrical type:电气类型 :IO:输入输出
passive:不做任何指示 Opencollector:源极开漏型
HZ:高阻 Emitter:射极 power:电源正负极 例:SCL时钟:Input SDA:IO INT/CMPTR:中断-output GDN POWER
Hide:连接到网络标号,并隐藏,系统自动连接
放置pin时,按table然后设置引脚长度会好看一些
从加电器类型:在编译的时候,如果是输出,就要跟输入相联。如果是输入,就会检查是否有驱动源(是否有输出与之对应)
设置成passive更方便
50:设置原理图参数-放置时自动增量-改成-1,-1就会自动递减
改成字母,字母也会自动变化
51: Hide:连接到网络标号,并隐藏,系统自动连接
View-show hide pins 显示出来
52:在sch library 中,双击可以修改属性
53:芯片与PDF建立连接
在原理图库-sch library-双击元件-add-Name:HelpURL Value里输入PDF的详细路径 \ PDF的名字 .pdf
#page=5(打开第5页)
然后在原理图里面将鼠标放在原件上按F1就可以看了

把库的修改传到原理图里
1:sch library-右键选中元件-update schematic sheets就可以了
2:工具-update from libraries-出现对话框-把不用更新的图去掉

在原理图里也可以这样(不用更新了)

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

淮杨

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值