【PDN仿真笔记7-使用Sigrity PowerSI进行PDN仿真的方法2】

10 篇文章 38 订阅

PDN仿真笔记7-使用Sigrity PowerSI进行PDN仿真的方法2

1. PDN结果分析及优化

PDN仿真结果一般的波形与电容的仿真结果有点类似,低频段时阻抗偏高,随着频率的增加,受到电容的滤波效果,阻抗会逐渐降低;当滤波电容或寄生电容等电容在某个频率点达到谐振时,对应频点会出现1个阻抗的低谷;当超过谐振频率时,受寄生电感等影响,阻抗会逐渐升高。
如下图的PDN仿真结果,红色为阻抗要求:
在这里插入图片描述
可见,在8MHz~20MHz PDN阻抗超标。
根据电容的滤波原理,参考如下链接:
https://blog.csdn.net/qq_42682826/article/details/126862030
https://blog.csdn.net/qq_42682826/article/details/126911920#t4

8MHz~20MHz PDN阻抗超标,主要原因可能是所选择电容的阻抗特性不满足要求,本例中所选择的滤波电容为47uF+10uF+0.01uF:
在这里插入图片描述
其中,10uF的阻抗曲线如下,谐振点2MHz左右:
在这里插入图片描述

0.01uF的阻抗曲线如下,谐振点86MHz左右:
在这里插入图片描述
根据电容并联原理,由于10uF电容和0.01uF电容的谐振频率相差太大,并联时二者会形成并联谐振峰,从而导致并联谐振峰处阻抗超标。解决方案就是将0.01uF电容的容值增大,降低其谐振频率,或者增加处于10uF和0.01uF之间容值的电容。
1uF电容的阻抗曲线如下,谐振频率点与10uF相差不是太多。将所有0.01uF电容替换为1uF电容(多个1uF电容并联会降低总体阻抗)
在这里插入图片描述
电容组合修改后的仿真结果如下,可以看出,更新电容组合后,PDN仿真结果满足spec要求。
在这里插入图片描述
综上:
当PDN不满足设计要求时,需要根据仿真结果,优化电容组合,尽量不使用谐振频点相差太多的组合,应使用谐振频点逐步增大的方式进行电容选择。

2. 电源短路仿真与开路仿真

在进行PDN仿真时,有开路仿真和短路仿真两种方式,具体使用哪种方式,一般根据芯片厂商的要求进行。比较常见的是开路仿真,如PDN仿真笔记6所述。
PDN仿真笔记6
对于短路仿真来说,有两种方式:
(1)在DCDC端将输出与GND短接
在电源的DCDC端,将电源输出的正负极之间直接用short电阻模型短接。仿真时,依然选择的是IC端的port进行仿真,注意短路电阻要将电源pin和GND pin均连接起来。
在这里插入图片描述
在这里插入图片描述
这种情况下,仿真时可以直接输出短路仿真结果,如下图所示:
在这里插入图片描述

(2)使用矩阵计算
另外一种方式是,在DCDC端同样添加port,即同时仿真IC端的port和DCDC端的port。
DCDC端的port需要将所有正极及对应回流的负极都link到对应的port中,Ref Z注意修改为0.1ohm。
然后进行正常的仿真
在这里插入图片描述
仿真结束后,在仿真结果上右键,选择“Matrix Operations”-》“Reduction”
在这里插入图片描述
然后将DCDC输出端“Connection Status”设置为Short,新输出的波形即为短路仿真波形
在这里插入图片描述
![在这里插入图片描述](https://img-blog.csdnimg.cn/0fbe7b8e768342f4bcc01914fade9cb5.png
可以看出,两种方法得到的短路阻抗波形完全相同

  • 5
    点赞
  • 50
    收藏
    觉得还不错? 一键收藏
  • 6
    评论
CADENCE PCB仿真是一种电路板设计软件,其中使用了Allegro PCB SI PDN分析模块。该模块可用于通过仿真来确定目标阻抗并优化电路板的设计。 下面是设置目标阻抗的方法的图文教程: 第一步: 在CADENCE PCB软件中,打开要进行仿真的电路板设计文件。 第二步: 在工具栏中选择"PCB工具",然后选择"SI/PI Analysis Setup"。这将打开一个新的对话框。 第三步: 在对话框中,选择"PDN"选项卡,然后点击"Create Project"按钮。这将创建一个新的PDN项目。 第四步: 在PDN项目中,选择"Design Constraints"选项卡。在右侧的面板中,可以选择添加或编辑目标阻抗。 第五步: 点击"Add"按钮,然后在阻抗约束对话框中输入所需的目标阻抗数值。可以设置不同的目标阻抗值,例如示意图中的50欧姆和80欧姆。 第六步: 点击"OK"按钮保存设置。在PDN项目的"Design Constraints"选项卡中,可以看到已添加的目标阻抗。 第七步: 在PDN项目中,选择"PDN Explorer"选项卡。这将打开PDN资源树,显示电路板上的电源和地平面。 第八步: 在PDN资源树中选择要分析的功率/地区域。右键单击该区域,然后选择"创建电源分区"。 第九步: 在电源分区的属性面板中,选择在第五步中创建的目标阻抗。可以设置电源分区的电感和电容属性来满足目标阻抗要求。 第十步: 点击"Apply"按钮应用设置。PDN资源树中的电源分区将根据目标阻抗进行优化。 通过以上步骤,可以使用CADENCE PCB仿真和Allegro PCB SI PDN分析模块来设置目标阻抗并优化电路板的设计。这将确保电路板的信号完整性和稳定性,并减少干扰和噪声产生的影响。
评论 6
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值